第一讲 EDA概述.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第一讲 EDA概述

EDA软件开发工具 目前主流厂家的EDA的软件工具有: Altrea :MAX+plusII=》 QuartusII Lattice:ispEXPERT Xilinx : ISE( Integrated Software Environment) EDA软件开发工具的操作流程 可编程逻辑器件(PLD) 电子管=晶体管=IC芯片(<100Tr)=VLSI( 1000万级) Moore定律:1.5~2年,晶体管数量翻番 美国半导体工业协会预期:2012年,1亿/cm2 ,13亿/芯片 可编程逻辑器件(PLD) PLD: Programmable Logic Device. 含有与门阵列、或门阵列及可编程连线 1、与阵、或阵均可编程:PLA 2、与阵可编程、或阵固定:PAL,GAL 3、与阵固定、或阵可编程:EPLD 复杂可编程逻辑器件(CPLD) CPLD: Complex Programmable Logic Device. 由逻辑块、I/O单元和可编程内连线组成,浮栅编程,非易失可重复檫除器件 现场可编程门阵列(FPGA) FPGA: Field Programmable Gate Array 由逻辑块、可编程I/O单元和可编程内连线组成,SRAM编程,可无限次编程,掉电后芯片内信息丢失,上电时从外部存储芯片下载编程信息。 FPGA和CPLD是可编程ASIC,应用广泛。 专用集成电路(ASIC) ASIC: Application-Specific Integrated Circuit 针对特定任务特别优化,速度更快、性能更佳,大批量生产时成本更低。但开发周期长 SOC: System On Chip 片上系统 * 电子线路的设计与仿真 第一讲 EDA概述 刘书桂 天津大学精密仪器与光电子工程学院 精密测试技术及仪器国家重点实验室 电话Email:sgliu@tju.edu.cn 何谓EDA? Electronic Design Automation(电子设计自动化): 以计算机为工具,代替设计人员完成电子系统的逻辑综合、布局布线和设计仿真等工作 EDA发展历史 非EDA时代-手工连线 第1代EDA工具-自动布线。 70年代;Tango等 第2代EDA工具-逻辑仿真。 80年代;Protel、Orcad等 第3代EDA工具-逻辑综合、行为仿真。 90年代至今;ISE,QuartusII等 EDA(第3代) 就是以计算机为工作平台,以EDA软件工具为开发环境,以硬件描述语言为设计语言,以可编程器件(CPLD、FPGA)为实验载体,以ASIC、SOC芯片为目标器件,以电子系统设计为应用方向的电子产品自动化设计过程。 EDA(第3代) 就是以计算机为工作平台,以EDA软件工具为开发环境,以硬件描述语言为设计语言,以可编程器件(CPLD、FPGA)为实验载体,以ASIC、SOC芯片为目标器件,以电子系统设计为应用方向的电子产品自动化设计过程。 EDA(第3代) 就是以计算机为工作平台,以EDA软件工具为开发环境,以硬件描述语言为设计语言,以可编程器件(CPLD、FPGA)为实验载体,以ASIC、SOC芯片为目标器件,以电子系统设计为应用方向的电子产品自动化设计过程。 EDA(第3代) 就是以计算机为工作平台,以EDA软件工具为开发环境,以硬件描述语言为设计语言,以可编程器件(CPLD、FPGA)为实验载体,以ASIC、SOC芯片为目标器件,以电子系统设计为应用方向的电子产品自动化设计过程。 EDA(第3代) 就是以计算机为工作平台,以EDA软件工具为开发环境,以硬件描述语言为设计语言,以可编程器件(CPLD、FPGA)为实验载体,以ASIC、SOC芯片为目标器件,以电子系统设计为应用方向的电子产品自动化设计过程。 硬件描述语言(HDL) 两大主流硬件描述语言: VHDL: 美国国防部, 1981年开发, 1987年成为IEEE标准 Velilog HDL: Gateway Design Automation 公司, 1983年开发, 1995年被 认证为 IEEE 标准 VHDL VHDL:Very high speed integrated circuit Hardware Description Language 1981年 由

文档评论(0)

zsmfjh + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档