- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
异步 DSP 核心的设计更低功耗,更高性能
异步 DSP 核心的设计更低功耗,更高性能
目前,处理器性能的主要衡量指标是时钟频率。绝大多数的集成电路 (IC) 设计都基于同步架构,而同步架构都采用全球一致的时钟。这种架构非常普及,许多人认为它也是数字电路设计的唯一途径。然而,有一种截然不同的设计技术即将走上前台:异步设计。
这一新技术的主要推动力来自硅技术的发展状况。随着硅产品的结构缩小到 90 纳米以内,降低功耗就已成为首要事务。异步设计具有功耗低、电路更可靠等优点,被看作是满足这一需要的途径。
异步技术由于诸多原因曾经备受冷落,其中最重要的是缺乏标准化的工具流。IC 设计团队面临着巨大的压力,包括快速地交付器件、使用高级编程语言和标准的事件驱动架构 (EDA) 工具,帮助实施合成、定时和验证等任务。如果异步设计可以使用此类工具,那么可以预计将会出现更多采用异步逻辑组件的器件。
在过去,小型异步电路仅用作同步电路的补充。仅仅在最近,新发布的商用器件才主要基于异步设计。但是此类器件主要针对小宗市场,如要求超低功耗和稳定电流的嵌入式感应器。
我们正在见证一款完全基于异步逻辑的通用数字信号处理器 (DSP) 核心横空出世。无论是对 IC 设计人员还是对最终用户,它带来的好处数不胜数。
1同步与异步
目前的数字设计事实上采用的是同步设计技术。由于历史原因,这种方法得到了改良,设计工具也不断演化。目前有一种标准流以高级语言为基础,可实现快速开发。同步设计还可以轻松地扩展设备性能。设计人员只须提高时钟频率,就能使设计变得更快。
同步法包括建立功能模块,每个模块由一个按时钟信号控制的有限状态机 (FSM) 驱动。触发器被用于存储当前状态。当接收到时钟信号时,触发器将更新所存储的值。
在 DSP 的设计过程中,逻辑阶段必不可少。这些阶段实施操作并将结果传递到下一阶段。图1表示单个阶段的简单模型。异步逻辑用于在两个触发器之间计算电路的新状态。例如,该逻辑云可执行加法或乘法。
对于异步 DSP 核心,逻辑阶段被调整以消除时钟。图2显示了这种 DSP 架构的基本构造不是由时钟控制门闩线路,而实际上是传递了一个完成信号给下一逻辑阶段。根据逻辑云所执行的操作,在恰当时候可生成完成信号。
这种本地延迟控制可以保证电路的稳定。由于控制电路时间的逻辑就在本地,它就可以相应地改变电压、处理速度和温度。
异步设计有许多种不同的途径,而前提是电路不受单一时钟控制。多数情况下,异步逻辑被用于通过专门的电路设计来解决具体问题。但是,异步逻辑也可用作完整 DSP 核心的基础,而不仅仅是设计中偶尔需要的一种工具。其好处包括降低功耗、可靠性提高以及电磁干扰 (EMI) 低。
2异步设计的好处
采用异步设计的理由非常吸引人。在正确使用中,这种方法可以实现更低的功耗、更好的 EMI 性能;由于消除了全球时钟偏差,真正地简化了设计。
(1)功耗更低
与同步 DSP 核心相比,异步 DSP 最重要的好处就是功耗更低。事实上,这种异步核心的能效数量级高于最好的同步 DSP。
随着硅产品尺寸的缩小,功耗问题越来越重要。由于线路长度为线性而面积为平方,单位面积硅功耗将随着尺寸的缩减而增加。目前,通过降低电压,数字设计人员已经成功地解决了这个问题;但由于电压阈值的限制,目前的半导体技术无法再有效地降低电压。要想有效地利用新增加的功能,必须降低各个功能的功耗。
在 CMOS 技术中,门电路切换状态时将消耗能量。在同步电路中,时钟需要进行多次切换,从而造成功耗。在器件或者器件的分区中分配时钟需要时钟缓冲器。时钟缓冲器必须足够大,以确保最大限度降低时钟偏差。换言之,电路中的所有点必须同时接受时钟变换。时钟分配通常被称为时钟树(Clock Tree),一般会消耗几乎一半的总系统能量。树底部的时钟缓冲器具有相当大的扇出量和很大的数据量,因此功耗较高。
目前开发有多种技术消除切换逻辑的能耗,如时钟门控。迄今为止,这些技术都无法实现异步设计的更低功耗。
时钟门控对于异步电路来说并非必备。实际上,异步电路仅在执行有效操作时耗能。换言之,无需增加电路的情况下,异步电路的功耗将根据所提供的性能相应地增加。这意味着,不需要更多调整,这种器件就拥有低待机电流,其功耗也将随实际提供的性能而增加。
(2)切换性能更出色
除了功耗更低外,含有异步逻辑的器件还将拥有极低的 EMI。无论是 IC 设计人员还是最终用户,它带来的好处数不胜数。
全球或当地时钟是影响 EMI 的一个最大因素。由于同步电路中的全球时钟需要同时随处
您可能关注的文档
- 开展“三走”活动 提升大学班级管理的作用.doc
- 开展“四抓四比四提高”活动提升党员干部“的责任文化”建设.doc
- 开展“分切块自主探究”的研究 浅谈高效课堂教学的模式.doc
- 开展“慧教巧学”的研究 打造健康高效课堂.doc
- 开展“真的研究”,追求“真发展”.doc
- 开展“阳光体育运动”对策的研究.doc
- 开展中国戏曲现代戏创作的研究传承弘扬中国传统戏曲文化.doc
- 开展专业日志的反思,促进幼儿教师专业成长.doc
- 开展中学生课外体育活动新的探讨.doc
- 开展临床医学教育的改革 为新农村建设培养实用型卫生人才.doc
- 实验室危废随意倾倒查处规范.ppt
- 实验室危废废液处理设施规范.ppt
- 实验室危废处置应急管理规范.ppt
- 初中地理中考总复习精品教学课件课堂讲本 基础梳理篇 主题10 中国的地理差异 第20课时 中国的地理差异.ppt
- 初中地理中考总复习精品教学课件课堂讲本 基础梳理篇 主题10 中国的地理差异 第21课时 北方地区.ppt
- 危险废物处置人员防护培训办法.ppt
- 危险废物处置隐患排查技术指南.ppt
- 2026部编版小学数学二年级下册期末综合学业能力测试试卷(3套含答案解析).docx
- 危险废物处置违法案例分析汇编.ppt
- 2026部编版小学数学一年级下册期末综合学业能力测试试卷3套精选(含答案解析).docx
最近下载
- 《土工试验方法标准》GBT 50123-2019专家导读.pdf VIP
- 24春国开《EXCEL在财务中的应用》历届期末考试题及答案.pdf VIP
- 民办非企业单位内部管理制度汇编.doc VIP
- GB∕T33000-2025《大中型企业安全生产标准化管理体系要求》审核(评审)指导之10现场管理:“10.4异常处置”要素提问、专业解答和证实(雷泽佳编制2025A0).pdf VIP
- 电费补助领取流程.docx VIP
- 广日电梯G·Exc电气原理图K3800396.pdf VIP
- 项目管理的8个表格-V3.0.xlsx VIP
- GB∕T33000-2025《大中型企业安全生产标准化管理体系要求》审核(评审)指导之8:”8事故隐患排查治理”要素提问、专业解答和证实(雷泽佳编制2025A0).pdf VIP
- 多渠道营销活动推广计划表.doc VIP
- 译林版版英语六年级上册期末复习培优试卷测试题(带答案).pdf VIP
原创力文档


文档评论(0)