- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
MAX II CPLD 中的串行
外设接口主机
2007 年 12 月, 1.0 版 应用笔记 485
引言 串行外设接口(SPI) 是应用广泛的 4 线串行通信接口。数字音频、数字信
号处理以及电信通道等应用需要高速数据流。低功耗高速 Altera® MAX®
II CPLD 非常适合实现主系统的外部 SPI 主机。本应用笔记详细介绍在
MAX II CPLD 中实现SPI 主机。采用了一个微处理器来控制主机,可以利
用它来选择从机设备,并进行数据读写操作。
串行外设接口 SPI 是工业标准协议,广泛应用于嵌入式系统中,实现和微处理器以及各
种设备的接口,例如传感器、存储芯片、移位寄存器、端口扩展器、显示
驱动器、数据转换器、打印机、数据存储设备以及多媒体卡等。这种接口
标准有许多优点:
■ 较少的引脚以及简洁的连线
2
■ 全双工通信实现大吞吐量 ( 和 I C 等其他协议相比,通信速率更快 )
■ 没有寻址;从而减少了开销。
CPLD 使用了四个信号和SPI 从机进行通信。MISO 用于读取从机;MOSI
用于对从机进行写操作。主处理器利用信号来控制 CPLD ,如图 1 所示。
图1. 利用 MAX II CPLD 实现 SPI 主机
SPI
CS SCLK
MOSI
Address [1:0] MISO
SPI
Data Bus [7:0]
SPI
SS
RD 0 SS
1
WR .
. SPI
CLK . SS
7
MAX II CPLD 上 图 1 所示为 SPI 主机的实现。下面几节解释了各种 CPLD 接口。
的 SPI 主机
Altera 公司
原创力文档


文档评论(0)