- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子电路设计训练(北航)2018 verilog 08 总复习知识课件.ppt
1
交实验报告通告
电子电路设计训练数字部分(Verilog)
助教的电子邮件
5
总复习
电子电路设计训练数字部分(Verilog)
6
8.1 考试范围
讲义:前六次讲授内容(除了流水线设计一节)
教材:第一部分Verilog数字设计基础
第二部分设计和验证部分(包括第9、10(除了流水
线小节)、11、12、13、14、15等章节)
第三部分设计示范与实验练习(以及我们要求的实验一~实验四内容)
考试形式:闭卷考试
卷面分数:50%
“考核方法:平时成绩10%;实验课操作 20%;实验报告 20%;最后考试 50% ”(第一讲PPT的第四页)
7
8.2 复习要点
基础知识:理解用HDL语言开发硬件的设计过程,理解Verilog模型的不同抽象级别;
Verilog语法:掌握模块、运算符、条件语句、循环语句、块语句、函数、任务和常用系统任务的使用和设计方法,注意可综合性,以及硬件电路特性,理解阻塞和非阻塞赋值区别;
电路设计:理解可综合风格的组合逻辑和时序逻辑电路设计思想,掌握典型电路设计方法,掌握利用有限状态机进行复杂数字电路的设计思想和方法;
测试与仿真:理解数字电路仿真意义,掌握测试代码设计方法;
8
8.3 考试题型
填空题(或 选择题 + 填空题 )——约5小题
电路分析 和 小型的电路设计 题——约两题,但相当于3~5小题
电路设计题——一般是两道大题
问答题 (只会在补考中出现)
9
8.3 考试题型
填空题
Eg1. 现有的两种主要的硬件描述语言是 和 。
Eg2. 将题中的连续赋值语句补充完整以实现对应电路的逻辑功能。
assign F= E ( ((A B) (C D) ) )
Eg3. 4’b1011 4’b0101= 。
10
8.3 考试题型
填空题
Eg4.请在下面的空格中填入适当的符号使其描述右图模块
module Block1(a, b, , , );
input , , ; d, ; assign d = a | ( b ~c) ; assign e = ( b ~c );_______
11
8.3 考试题型
电路分析题
Eg6.根据图示逻辑,利用门级电路给出电路描述
注意:门级电路设计题不需要考虑延迟。
12
8.3 考试题型
小型电路设计题
Eg5.根据时序图设计与之功能匹配的电路模块(透明锁存器)
注意:需要书写完整的模块,包括模块名、输入/输出、逻辑等。
13
8.3 考试题型
电路设计题
Eg7.使用Verilog HDL设计一个3—8译码电路。输入in为3-bit信号,输出out为8-bit信号,当输入信号in为i时,使输出的第i位为1,其余位为0。
注意:需要书写完整的模块,包括模块名、输入/输出、逻辑等。
14
8.3 考试题型
电路设计题
Eg8. 使用Verilog HDL 设计如下码型变换器,并将图中输出信号的波形补充完整。输入信号RST(复位信号),CLK(时钟信号,与数据X同步),X(输入待处理信号),Y(输出)。(异或运算:两个输入相同则输出0,不同则输出1)。注:复位之前输出信号的状态即波形图中黑色区域为未知状态)。
15
8.3 考试题型
电路设计题
Eg9. 如图所示为某逻辑有限状态机转换图,根据状态转换结果给出相应的行为描述。
16
8.3 考试题型
问答题
Eg10. 利用Verilog进行数字电路设计开发时,一般有哪几个典型设计过程?
17
联系方法
李峭、何锋
avionics@buaa.edu.cn
robinleo@buaa.edu.cn
010新主楼 F710
202教研室——航空电子与总线通信实验室
Avionics and Bus Communications Laboratory(ABC Lab)
您可能关注的文档
最近下载
- PRS-7000_110KV_-102技术使用说明书.pdf VIP
- Unit1+The+mass+media-Reading课件【核心素养提升+备课精讲精研】高中英语牛津译林版2020选择性必修二.pptx VIP
- 《京剧趣谈》教学课件【优质课】.pptx VIP
- 大学生职业生涯规划书模板范文5篇 .pdf VIP
- isa338g故障解列装置技术使用说明书.pdf VIP
- PRS-7910型数据网关机技术使用说明书V3.62.docx VIP
- 2025年职业生涯规划书范文模板(精选5篇) .pdf VIP
- 中北大学通用PPT模板.pptx VIP
- prs-7177电能质量监测说明书.pdf VIP
- PRS-7741测控装置技术说明书V1.00-180705.pdf VIP
原创力文档


文档评论(0)