- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电路课件教案2(4.3.14.3.2)
1、组合逻辑电路的概念; 逻辑电路分类;组合逻辑电路特点; P210 例4.6 :输入变量:A、B、C 输出变量:MS、ML,工作为“1”,停止工作为“0” 一、普通编码器 特点:任何时刻只允许输入一个编码信号。 例1:3位二进制普通编码器 例2: 二 – 十进制编码器 二、优先编码器 特点:允许同时输入两个以上的编码信号,但只对其中优先权最高的一个进行编码。 例:8线-3线优先编码器74HC148 74HC148芯片的管脚分布图 三、二-十进制优先编码器(74LS147)P173 4.3.2 译码器★ 一、定义、分类 二、实例介绍(功能、真值表、输出逻辑式) 三、扩展问题 四、应用:用译码器设计组合逻辑电路 一、定义、分类 译码:编码的逆过程,即将每一组输入的二进制代码“翻译”为一个高、低电平的输出信号。 2、集成3位二进制译码器:74HC138 2、二—十进制译码器:74HC42 将输入8421 BCD码的4个代码译成10个低电平的输出信号 BCD码以外的伪码,输出均无低电平信号产生 例:74HC42 1、编码及编码器的概念; 编码器的分类;优先编码器的概念; 《数字电子技术基础》 (第五版) 电子信息研究室 第*页 ■ 复习 2、组合逻辑电路的分析方法; 3、组合逻辑电路的设计方法(用SSI实现)。 P165例题4.2.2自己看 例题:P210 4.6 1 1 1 1 1 1 0 0 1 1 0 1 0 0 1 0 0 0 0 0 ML MS A B C 列真值表: 重点:各种MSI器件的功能、类型、原理、扩展及应用 学习思路:掌握定义(功能) 类型(功能区别) 原理(输出与输入关系) 应用(用MSI设计组合逻辑电路、 实现逻辑函数) 所有MSI器件内部结构一般了解。 常见MSI器件:编码器、译码器、数据选择器、加法器、数值比较器。 4. 3 若干常用的组合逻辑电路(MSI) 4. 3. 1 编码器(重点:定义、逻辑真值表) 编码: 用二进制代码组合表示特定含义的输入对象(如文字、 符号、数字等)。 二进制编码器 二—十进制编码器 分类: 普通编码器 优先编码器 2n→n 10→4 或 Y1 I1 编 码 器 Y2 Ym I2 In 代码输出 信息输入 编 码 器 框 图 用来进行编码的逻辑器件叫编码器。 1 1 1 1 0 0 0 0 0 0 0 0 1 1 0 1 0 0 0 0 0 0 1 0 1 0 0 1 0 0 0 0 0 0 0 1 0 0 0 1 0 0 0 0 1 1 0 0 0 0 0 1 0 0 0 0 1 0 0 0 0 0 0 1 0 0 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 1 Y0 Y1 Y2 I7 I6 I5 I4 I3 I2 I1 I0 输 出 输 入 输入信号高电平有效 思考:输入为低电平有效,编码器框图及真值表如何? 编码器电路图 : 列编码表: 四位二进制代码可以表示十六种不同的状态,其中任何十种状态都可以表示0~9十个数码,最常用的是8421码。 8421BCD码编码表 0 0 0 输 出 输 入 Y1 Y2 Y0 0 (I0) 1 (I1) 2 (I2) 3 (I3) 4 (I4) 5 (I5) 6 (I6) 7 (I7) 8 (I8) 9 (I9) Y3 0 0 0 1 1 1 0 1 0 0 0 0 1 1 1 1 0 0 0 1 1 0 1 1 0 0 0 0 0 0 0 0 0 0 1 1 1 十键8421码编码器的逻辑图 +5V Y3 Y2 Y1 Y0 I0 I1 I2 I3 I4 I5 I6 I7 I8 I9 1K?×10 S0 0 1 S1 2 S2 3 S3 4 S4 5 S5 6 S6 7 S7 8 S8 9 S9 0 0 1 1 0 0 其逻辑图见P170,编码信号低电平有效。 0 1 0 0 0 0 X X X X X X X 0 0 1 1 1 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 0 1 1 0 1 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 X X X X X X X 0 1 1 1 1 1 1 1 1 0 0 1 0 1 1
原创力文档


文档评论(0)