- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
VHDL言入门教程
3 VHDL语言 优点: HDL设计的电路能获得非常抽象级的描述。如基于RTL(Register Transfer Level)描述的IC,可用于不同的工艺。 HDL设计的电路,在设计的前期,就可以完成电路的功能级的验证。 HDL设计的电路类似于计算机编程。 IEEE预定义标准逻辑位与矢量 属性 运算符 3.2 VHDL基本结构 3.2.1 实体(Entity) 3.2.2 结构体 (Architecture) 3.2.3 库、程序包的调用 LIBRARY IEEE; USE IEEE.Std_Logic_1164.ALL; 3.3 VHDL语句 并行信号赋值语句 条件信号赋值语句 进程的工作原理 进程与时钟 进程的启动 进程注意事项: 元件例化语句 3.3.2 顺序语句 赋值语句 3.4.3 状态机的容错设计 3.4.4 状态机设计与寄存器 8位奇偶校验电路 含异步清0和同步时钟使能的4位加法计数器 键盘消抖电路: 3.6.1 仿真激励信号的产生 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY ADDER4 IS PORT ( a, b : IN INTEGER RANGE 0 TO 15; c : OUT INTEGER RANGE 0 TO 15 ); END ADDER4; ARCHITECTURE one OF ADDER4 IS BEGIN c = a + b; END one; ENTITY SIGGEN IS PORT ( sig1 : OUT INTEGER RANGE 0 TO 15; sig2 : OUT INTEGER RANGE 0 TO 15 ); END; ARCHITECTURE Sim OF SIGGEN IS BEGIN sig1 = 10, 5 AFTER 200 ns, 8 AFTER 400 ns; sig2 = 3, 4 AFTER 100 ns, 6 AFTER 300 ns; END; ENTITY BENCH IS END; ARCHITECTURE one OF BENCH IS COMPONENT ADDER4 PORT ( a, b : integer range 0 to 15; c : OUT INTEGER RANGE 0 TO 15 ); END COMPONENT; COMPONENT SIGGEN PORT ( sig1 : OUT INTEGER RANGE 0 TO 15; sig2 : OUT INTEGER RANGE 0 TO 15 ); END COMPONENT; SIGNAL a, b, c : INTEGER RANGE 0 TO 15; BEGIN U1 : ADDER4 PORT MAP (a, b, c); U2 : SIGGEN PORT MAP (sig1=a, sig2=b); END; force a 0 (强制信号的当前值为0) force b 0 0, 1 10 (强制信号b在时刻0的值为0,在时刻10的值为1) force clk 0 0, 1 15 –repeat 20 (clk为周期信号,周期为20) 3.6.2 VHDL测试基准(Test Bench) Library IEEE; use IEEE.std_logic_1164.all; entity counter8 is port (CLK, CE, LOAD, DIR, RESET: in STD_LOGIC; DIN: in INTEGER range 0 to 255; COUNT: out INTEGER range 0 to 255 ); end counter8; architecture counter8_arch of counter8 is begin process (CLK, RESET) variable COUNTER: INTEGER range 0 to 255; begin if RESET=1 then COUNTER := 0; elsif CLK=1 and CLKevent then if LOAD=1 then COUNTER := DIN; Entity testbench is end testbench; Architecture testbench_arch
您可能关注的文档
- Unit5-Do-you-want-to-atch-a-game-show公开课ppt.pptx
- Unit5-Do-you-want-to-watch-a-game-show-教案.doc
- Unit5-Do-you-want-to-watch--game-show优质课.ppt
- Unit5-First-aid-Usig-language公开课.ppt
- Unit5-Firt-Aid-公开课.ppt
- unit5-let's-eat公开课案设计和反思.doc
- Unit5-What-are-th-shirts-made-of--重点短语及课后练习.doc
- Unit5-What-are-the-shirts-made-of-SectionA(3a-c)第三课时.ppt
- Unit5-What-are-the-shirs-made-of-第一课时.ppt
- unit5-现代大英语第二版精读3.ppt
最近下载
- 法国规范NFP94-051-阿太堡极限的测定要点解析.pdf VIP
- 2025年陕西高中学业水平合格考试地理试卷试题(含答案).pdf VIP
- 山西省2025年中考考试数学真题试卷(含答案) .pdf VIP
- ERP实施顾问招聘笔试题与参考答案2024年.docx VIP
- 2025年国家公务员考试行测试题(+答案).docx VIP
- 5.厨房学艺 安全第一 课件 湘教版生命与安全六年级上册.pptx
- 飞机手册及维修文件.pdf VIP
- 飞机驾驶技术手册.docx VIP
- DB23T 2069-2019 精细球形石墨加工技术规程.pdf VIP
- DB23 2618-2020 黑龙江省既有居住建筑加装电梯工程技术规程.pdf VIP
文档评论(0)