- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PLD的基概念94
第5章
第 5章
第一节 PLD的基本概念
第二节 现场可编程门阵列 FPGA
第三节 在系统可编程 ISP
第四节 可编程逻辑的原理图方式设计
第五节 可编程逻辑的VHDL文本方式设计
可编程逻辑
可编程逻辑
第一节 PLD的基本概念
可编程逻辑器件 PLD
PROM
PLA
GAL
与阵列固定或阵列可编程
与阵列或阵列均可编程
PAL
通用逻辑阵列
与阵列可编程或阵列固定
CPLD
《学习指导》P169
FPGA
Field Programmable Gate Array
复杂可编程逻辑器件
Programmable Array Logic
Generic Array Logic
“与或”两级结构器件
最终逻辑结构和功能由用户编程决定。
PLD发展过程
Programmable Logic Device
现场可编程门阵列
可编程阵列(与)
由与或阵列组成
PLD结构特点
PLD输入缓冲门
三态门
?
可编程阵列(或)
可编程阵列(与或)
PLA与阵列可编程或阵列可编程
PLD实现组合逻辑例题
NO
B3 B2 B1 B0
G3 G2 G1 G0
0
0
0
0
0
0
0
0
0
1
0
0
0
1
0
0
0
1
2
0
0
1
0
0
0
1
1
3
0
0
1
1
0
0
1
0
4
0
1
0
0
0
1
1
0
5
0
1
0
1
0
1
1
1
6
0
1
1
0
0
1
0
1
7
0
1
1
1
0
1
0
0
8
1
0
0
0
1
1
0
0
9
1
0
0
1
1
1
0
1
10
1
0
1
0
1
1
1
1
11
1
0
1
1
1
1
1
0
12
1
1
0
0
1
0
1
0
13
1
1
0
1
1
0
1
1
14
1
1
1
0
1
0
0
1
15
1
1
1
1
1
0
0
0
例
00
01
11
10
00
0
4
12
8
01
1
5
13
9
11
3
7
15
11
10
2
6
14
10
G3
1
1
1
1
1
1
1
1
自然二进制码转换位循环二进制码用PLA与或逻辑实现。
PLD类型
按照容量PLD分为
简单可编程逻辑器件SPLD
复杂可编程逻辑器件CPLD
IC管脚数:24~28
IC管脚数:44~160
简单可编程逻辑器件SPLD的内部结构
一次可编程只读存储器
可编程阵列逻辑
可编程逻辑阵列
通用阵列逻辑
内部包含逻辑宏单元(触发器)
PLD类型
复杂可编程逻辑器件CPLD的内部结构
现场可编程门阵列
第二节 现场可编程门阵列
FPGA -------Field Programmable Gate Array
不再受内部结构的限制,可以设计任何复杂的逻辑电路
三个基本部分组成:
(1)可组态逻辑模块CLB
(2) 输入/输出模块I/OB
(3)可编程连线PI和由它组成的编程开关阵列PSM。
Altera EPF 10K10 dsf10k.pdf
FPGA结构
108×108个CLB 可用门达到25万门以上
* 可实现组合逻辑电路和时序逻辑电路
* 逻辑函数发生器
( Configurable Logic Block )
CLB结构
XC2064的CLB结构
FPGA结构
* 完成CLB之间逻辑连接并将信息传递到I/OB
* 开关阵列PSM提供20种转换方式
* 将CLB的输出以接力方式传送到芯片任意位置
* 提供外部封装引脚和内部信息的接口电路
* 通过编程可以分别组态为输入引脚、输出引脚和双向引脚
* 可控制速率、降低功耗
( Input/Output Block )
( Programmable Interconnect )
( Programmable Switch Matrix )
1、交作业
2、今日作业
P155 3、
P156 8、11
提问
已知一个组合逻辑
可以采用几种电路形式来实现?
1、直接用与门、或门、非门。
2、用中规模组合逻辑电路:数据选择器、译码器。
3、用PROM。
或阵列的容量是8。
4、用PLA。
PLD能做什么呢?
可以毫不夸张的讲,PLD能完成任何数字器件的功能,上至高性能CPU,下至简单的74电路,都可以用PLD来实现。PLD如同一张白纸或是一堆积木,工程师可以通过传统的原理图输入法,或是硬件描述语言自由的设计一个数字系统。
通过软件仿真,可以事先验证设计的正确性。在PCB完成以后,还可以利用PLD的在线修改能力,随时修改设计而不必改动硬件电路。
使用PLD来开发数字电路,可以大大缩短设计时间,减少PCB面积,提高系统的可靠性。 PLD的这些优点使得PLD技术在90年代以后得到飞速的发展
文档评论(0)