电子秒表电路的设计.doc

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
资料 电子秒表电路的设计 作者: HYPERLINK /Profile/index/u/dolphin \t _blank dolphin时间:2011-05-05浏览次数:8841 一、 实验目的 1 、学习数字电路中基本RS 触发器、单稳态触发器、时钟发生器及计数、译码显示等单元电路的综合应用。 2 、学习电子秒表的调试方法。 二、 实验原理 图11 -1 为电子秒表的电原理图。按功能分成四个单元电路进行分析。 1、 基本RS 触发器 图11 -1 中单元I 为用集成与非门构成的基本RS 触发器。属低电平直接触发的触发器,有直接置位、复位的功能 。 它的一路输出 作为单稳态触发器的输入,另一路输出Q 作为与非门5 的输入控制信号。 按动按钮开关K2 (接地),则门1 输出 =1 ;门2 输出Q =0 ,K2 复位后Q 、 状态保持不变。再按动按钮开关K1 , 则Q 由0 变为1 ,门5 开启, 为计数器启动作好准备。 由1 变0 ,送出负脉冲,启动单稳态触发器工作。 基本RS 触发器在电子秒表中的职能是启动和停止秒表的工作。 2、 单稳态触发器 图11 -1 中单元Ⅱ为用集成与非门构成的微分型单稳态触发器,图11 -2 为各点波形图。 单稳态触发器的输入触发负脉冲信号vi 由基本RS 触发器 端提供,输出负脉冲vO 通过非门加到计数器的清除端R 。 静态时,门4 应处于截止状态,故电阻R 必须小于门的关门电阻ROff 。定时元件RC 取值不同,输出脉冲宽度也不同。当触发脉冲宽度小于输出脉冲宽度时,可以省去输入微分电路的RP 和CP 。 单稳态触发器在电子秒表中的职能是为计数器提供清零信号。 3、 时钟发生器 图11 -1 中单元Ⅲ为用555 定时器构成的多谐振荡器,是一种性能较好的时钟源。 调节电位器 RW ,使在输出端3 获得频率为50HZ 的矩形波信号,当基本RS 触发器Q =1 时,门5 开启,此时50HZ 脉冲信号通过门5 作为计数脉冲加于计数器①的计数输入端CP2 。 图11-2单稳态触发器波形图 图11-3 74LS90引脚排列 4、 计数及译码显示 二—五—十 进制加法计数器74LS90 构成电子秒表的计数单元,如图11 -1 中单元Ⅳ所示。其中计数器①接成五进制形式,对频率为50HZ 的时钟脉冲进行五分频,在输出端QD 取得周期为0.1S 的矩形脉冲,作为计数器②的时钟输入。计数器②及计数器③接成8421 码十进制形式,其输出端与实验装置上译码显示单元的相应输入端连接,可显示0.1 ~0.9 秒;1 ~9 秒计时。 注:集成异步计数器74LS90 74LS90 是异步二—五—十 进制加法计数器,它既可以作二进制加法计数器,又可以作五进制和十进制加法计数器。 图11 -3 为74LS90 引脚排列,表11 -1 为功能表。 通过不同的连接方式,74LS90 可以实现四种不同的逻辑功能;而且还可借助R0 (1) 、R0 (2) 对计数器清零,借助S9 (1) 、S9 (2) 将计数器置9 。其具体功能详述如下: (1) 计数脉冲从CP1 输入,QA 作为输出端,为二进制计数器。 (2) 计数脉冲从CP2 输入,QD QC QB 作为输出端,为异步五进制加法计数器。 输 入 输 出 功 能 清 0 置 9 时 钟 QD QC QBQA R0(1) R0(2) S9 (1) S9(2) CP1 CP2 1 1 0 × × 0 ×× 0 0 0 0 清 0 0 × × 0 1 1 × × 1 0 0 1 置 9 0 × × 0 0 × × 0 ↓ 1 QA 输 出 二进制计数 1 ↓ QD QC QB 输出 五进制计数 ↓ QA QD QC QB QA 输出8421BCD 码 十进制计数 QD ↓ QA QD QC QB 输出5421BCD 码 十进制计数 1 1 不 变 保 持 二进制计数 1 ↓ QD QC QB 输出 五进制计数 ↓ QA QD QC QB QA 输出8421BCD 码 十进制计数 QD ↓ QA QD QC QB 输出5421BCD 码 十进制计数 1 1 不 变 保 持 (3) 若将CP2 和QA 相连,计数脉冲由CP1 输入,QD 、QC 、QB 、QA 作为输出端,则构成异步8421 码十进制加法计数器。 (4) 若将CP1 与QD 相连,计数脉冲由CP2 输入, QA 、QD 、QC 、QB 作为输出端,则构成异步5421 码十进制加法计数器。 (5) 清零、置9 功能。 a) 异步清零 当R0 (1) 、R0 (2) 均

文档评论(0)

hkfgmny + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档