宽带前置放大器设计报告.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
PAGE PAGE 1 宽带前置放大器设计报告 专业: 电气自动化 班级: 自动化111班 成员: 王梦瑶 学号: 116040094 成员: 方炜敏 学号: 116040158 成员: 覃坤勇 学号: 116040069 指导老师:邬杨波、李宏、谢建军、励金祥 摘要:本设计是一个通过50和1M的输入阻抗切换,用THS3091芯片做电压跟随器,经过可以按键切换的衰减1倍和10倍的两个无源衰减网络和两个可以按键切换的由THS3091构成的1倍和10倍的有源放大网络,构成一个可以把输入信号放大1倍,衰减10倍,放大10倍,和先衰减10倍再放大10倍的频带宽度为10M的宽带放大器。本设计还通过外接一个波形整形电路,经过FPGA分频后接入单片机C8051F020的P0.0口,用等精度测量频率方法来测量输入的频率,并通过数码管分三个频段显示。 关键字:阻抗切换,波形整形,无源衰减,有源放大,FPGA,单片机 1 方案设计与论证 1.1 FPGA前的波形整形电路设计 方案一:选择用MAX913芯片构成的比较器来整形,整形电路如图1。 图1 MAX913比较器波形整形电路图 方案二:选择用高频三极管9018放大至失真后和与非门构成的门电路组合整形。 方案三:选择使用比较器LM311构成的波形整形电路。如图2所示。 图2 LM913比较器构成的波形整形电路图 总结:由于本设计的的频带宽度要求甚高,方案三在高频时反应时间过慢,无法使用,故排除方案三,而方案一的MAX913是高频比较器,可以在设计要求的全频段内实现整形,但因其价格过高,故排除方案一,方案二的价格低廉,又因9018是高频三极管,其工作频率高达1GHz,故选用方案二。 1.2 阻抗匹配单元: 方案一:使用六个300Ω的电阻并联来提供50Ω的输入阻抗匹配,一个 1MΩ的电阻为第二输入阻抗 。 方案二:使用一个50Ω的电阻来实现,一个1MΩ的电阻为第二输入阻抗。 总结:对于输入信号为5V时,单个50Ω电阻承受功率约为0.5W,功率过大,且实验室没有50Ω的电阻,选用6个300Ω电阻并联时每个电阻所承受的功率为0.083W,功率不大,且实验室有300Ω电阻,在36V的输入信号时,单个1MΩ的电阻所承受的功率为0.0013W,功率亦不大,故选择方案一作为输入阻抗单元。 1.3 无源衰减网路电路的设计 方案一:典型的PI型衰减电路,如图3所示,其中 ??(1) ? (2) (3) 方案二:典型的T型衰减电路,如图4所示,其中 ??? (4) (5) (6) 方案三:典型的桥式衰减电路,如图5所示,其中 (7) (8) (9) (说明:L=需要的衰减值;zin=需要的输入阻抗;zout=需要的输出阻抗) 方案四:串联电阻分压电路,这种设计可以对信号进行1倍和10倍的衰减,将200Ω分成180Ω和20Ω两个部分,其中20Ω由5Ω的电阻和50Ω的滑阻组成以方便更准确地测量,在20Ω部分取输出,可以对信号10倍衰减;取100Ω?的电阻可以对信号进行1倍衰减。 图3 PI型衰减 图4 T型衰减 图5 桥式衰减 总结:由于根据题目要求输出阻抗尽量小,输入阻抗尽量大,所以当使用方案二时假如当输入阻抗为1MΩ时它的输出阻抗会变得很大,不符合题目要求;使用方案三其输出阻抗和输入阻抗要求相同,有一定的局限性。方案一与方案四相比较,方案四更灵活简单,所以最后选择方案四作为无源衰减网络部分。 1.4有源放大电路部分: 方案一:使用TI公司生产的THS3091型高精度运算放大器来实现的,通过选择合适电阻,可以达到放大1倍、10倍的效果。 方案二:使用低通滤波电路进行放大,电路如图四所示。 图6 低通滤波电路 总结:方案一与方案二都可以完成该实验的要求,由于方案一的电路设计更为简单且不会在高频信号输入时产生更多的衰减,而方案二在高频时会衰减输入信号,因此本设计选用方案一。 2系统总体设计 系统整体设计流程图如图3所示,经过一个匹配的输入阻抗后再经过匹配好的无源衰减和有源放大电路输出。 图7 系统总体设计流程图 3 系统硬件电路的设计 3.1 FPGA前的波形整形电路设计 波形整形电路是通过高频三极管对输入信号放大至失真,然后通过由三个与非门和一个二极管构成的简易施密特触发器对输入的正弦信号整形成FPGA所识别的TTL信号,其电路图如图8所示。 图8 波形整形电路图 3.2 输入阻抗匹配单元电路设计 根据题目要求,直流输入阻抗5

文档评论(0)

dajuhyy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档