第6章微计算机的输入输出.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第6章微计算机的输入输出

《机械系统计算机控制课件》 WHUT 第6章 微型计算机的基本输入/输出 机械系统计算机控制 2008 机电学院 6.1 CPU与外设通信的特点 需要接口作为CPU与外设通信的桥梁; 需要有数据传送前的“联络”; 需要传递的信息有:状态、数据及控制信息。 6.1 CPU与外设通信的特点 I/O接口 接口的定义:是完成数据、地址和控制三总线转换和连接的一组电路 6.3 CPU与外设通信的接口 接口电路基本结构 数据口(输入/输出):双向;数据寄存器 状态口:只能由CPU读入。状态寄存器 控制口:只能由CPU写出。控制寄存器 每个口由译码电路分配一个唯一的地址。 6.1 CPU与外设通信的特点 6.1 CPU与外设通信的特点 6.1 CPU与外设通信的特点 6.1 CPU与外设通信的特点 6.2 输入/输出方式 6.2 输入/输出方式 6.2 输入/输出方式 6.2 输入/输出方式 6.2 输入/输出方式 6.3 CPU与外设通信的接口 6.3 CPU与外设通信的接口 6.3 CPU与外设通信的接口 6.3 CPU与外设通信的接口 6.3 CPU与外设通信的接口 6.3 CPU与外设通信的接口 6.3 CPU与外设通信的接口 6.3 CPU与外设通信的接口 6.3 CPU与外设通信的接口 6.3 CPU与外设通信的接口 6.3 CPU与外设通信的接口 6.3 CPU与外设通信的接口 6.3 CPU与外设通信的接口 6.3 CPU与外设通信的接口 6.3 CPU与外设通信的接口 6.3 CPU与外设通信的接口 6.3 CPU与外设通信的接口 6.4 8086CPU的输入/输出 6.3 CPU与外设通信的接口 I/O接口(续) 一般接口方式(三总线)(图例) DB直接连接接口芯片D7-D0 地址A15-A0低连高译(得到I/O接口芯片地址) 控制总线对应连接 6.4.2 8086CPU的I/O接口 接口的基本功能 对数据传送的控制,具体为:锁存,隔离,驱动,变换,连络,定时等作用。 并行接口 速度快,成本高 适合近距离 串行接口 速度慢,成本低 适合长距离 接口芯片译码例子 门电路译码(译码固定) 分析8259A 的CS要求低电平 或门输入必须为0;与非门输入必须为1;非门输入必须为0 满足结果的输入地址信号为:A9A8=00 A7A6A5=001 接口芯片译码例子 译码器译码(74LS138) 译码条件:接G2A#、G2B#的A9A8必须00 译码结果:接CBA的A7A6A5 000对Y0低 8259 CS (00000xxxxxB) 001对Y1低 8253 CS (00001xxxxxB) 010对Y2低 8255 CS (00010xxxxxB) 111对Y7低 8251 CS (00111xxxxxB) 6.4.1 8086CPU的I/O指令 1.直接寻址I/O指令(8位端口地址): IN AL, n (字节输入) IN AX, n (字输入) OUT n, AL (字节输出) OUT n, AX (字输出) 2.DX寄存器间接寻址I/O指令(16位端口地址): MOV DX, PORT IN AL, DX (字节输入) IN AX, DX (字输入) OUT DX, AL (字节输出) OUT DX, AX (字输出) 注意CPU的模式。 ≥ 1 CS 8259A A9 A8 A7 A6 A5 “0” “0” “0” “0” “0” “1” “0” “0” A5 A6 A7 A8 A9 AEN A Y0 B Y1 C Y2 Y3 Y4 G2A# Y5 G2A# Y6 G1 Y7 CS 8259 CS 8253 CS 8255 CS 8251 74LS138 外 设 74273 . . D0 ~ D7 D0 IOR A0 A7 A8 A15 IOW O ….. …. 74244 CP D0 D7 ~ O0 O7 ~ BUSY O 8位缓冲/总线驱动器 8位D锁存器 CP负脉冲输出 上升沿锁存 状态 数据 MOV DX,00FFH A1: IN AL ,DX AND AL ,01H JZ A1 MOV AL ,BL OUT DX ,AL CPU向外设输出数据,先查状态BUSY (BUSY = 0 外设忙,不能输出数据)只有

文档评论(0)

wnqwwy20 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:7014141164000003

1亿VIP精品文档

相关文档