数电4章组合逻辑电路.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第4章 组合逻辑电路 输入 Ai 表示两个同位相加的数 Bi Ci-1 表示低位来的进位 输出 表示本位和 表示向高位的进位 Ci Si 全加:实现两个一位二进制数相加,且考虑来自低位的进位。 逻辑符号: 全加器: Ai Bi Ci-1 Si Ci CO ? CI 全加器是实现 例4:全加器的设计 全加器真值表 输入 输出 Ai Bi Ci -1 Si Ci 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 一位二进制数 一位二进制数 低位来的进位 相加 和 高位进位 1. 列逻辑状态表 2. 写出逻辑式 逻辑图 =1 1 Ai Ci Si Ci-1 Bi 半加器构成的全加器 1 Ai Bi Ci-1 Si Ci CO ? CO ? * §4.1 概述 §4.2 组合逻辑电路的分析和设计方法 §4.3 组合逻辑电路中的竞争与冒险 §4.4 若干常用的组合逻辑电路 加法器、数值比较器、编码器、译码器 数据分配器和数据选择器 1. 掌握组合逻辑电路的基本分析方法 2. 掌握组合逻辑电路的基本设计方法 3. 掌握几种常用的中小规模集成块的应用 4. 知道组合逻辑电路中存在的竞争冒险现象及简单的消除办法 基本要求 重点和难点 组合逻辑电路的分析与设计中 利用数据选择器和译码器进行逻辑设计的方法 加法器、编码器、译码器等中规模集成电路的逻辑功能和使用方法 中小规模集成块其输入输出(各引脚)之间的逻辑个关系,集中反映在功能表上,避开其内部复杂的逻辑结构通过反映外部特性(输入输出关系)的功能表,掌握集成块的应用是每一个电子技术人员必须要跨越的一个坎 组合电路 时序电路 功能:输出只取决于 当前的输入 逻辑电路 组成:门电路,不存在记忆元件 功能: 输出取决于 当前的输入 原来的状态 组成: 组合电路 记忆元件 组合逻辑电路:任何时刻电路的输出状态只取决于该时刻的输入状态,而于该时刻以前的电路状态无关。 §4.1 概述 组合电路 输入: 逻辑关系:Fi = fi (X1、X2、…、Xn) i = (1、2、…、m) 特点: 电路由逻辑门构成 不含记忆元件 输出无反馈到输入的回路 输出与电路原来状态无关 输出: X1、X2、…、Xn F1、F2、…、Fm 组合电路范畴: 时序电路范畴: 功能特点:无记忆元件,输出只取决于当前的输入,与电路过去的状态无关。 组成特点:能用基本门构成电路(任何组合电路都可以用三种基本门实现) 结构特点:电路的输入与输出之间无反馈 加法器、译码器、编码器、数据选择器、数据分配器、只读存储器等 计数器、寄存器、动态存储器等,组合电路是时序电路的一部分 组合电路的特点 任务 分析: 设计: 给定 逻辑图 得到 逻辑功能 分析 给定 逻辑功能 画出 逻辑图 设计 组合电路讨论的问题 分析目的:了解逻辑电路的逻辑功能,找出电路输入与输出之间的关系的 用基本逻辑门设计出能完成实际问题或命题的要求的电路 一、组合逻辑电路的分析 ? 任务:分析已知逻辑电路功能 写 输 出 函 数 式 简 化 函 数 式 真 值 表 描 述 电 路 功 能 已 知 组 合 电 路 公式法 图形法 分析步骤 §4.2、组合电路的分析和设计方法 例1、 组合逻辑电路的分析方法 逻辑图 逻辑表达式 1 1 最简与或表达式 化简 2 2 从输入到输出逐级写出 最简与或表达式 3 真值表 3 4 电路的逻辑功能 当输入A、B、C中有2个或3个为1时,输出Y为1,否则输出Y为0。 4 结论:电路为少数服从多数电路, 称表决电路。 例 2:分析下图的逻辑功能 1. 写出逻辑表达式 Y = Y2 Y3 = A AB B AB . . . A

文档评论(0)

dajuhyy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档