网站大量收购独家精品文档,联系QQ:2885784924

数电第5章习题解答张克农版..doc

  1. 1、本文档共16页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
5章课后习题解答 5.1 一同步时序电路如图题5.1所示,设各触发器的起始状态均为0态。 (1) 作出电路的状态转换表; (2) 画出电路的状态图; (3) 画出CP作用下各Q的波形图; (4) 说明电路的逻辑功能。 图题 图题5.1 表解 5.1CP 0123 表解 5.1 CP 0 1 2 3 4 5 6 7 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 0 0 (2) 状态转换图如图解5.1(1)。 (3) 波形图见图解5.1(2)。 (4) 由状态转换图可看出该电路为同步8进制加法计数器。 000 000 001 010 011 111 110 101 100 (1) (2) 图解 5.1 5.2 由JK FF构成的电路如图题5.2所示。 (1) 若Q2Q1Q0作为码组输出,该电路实现何种功能? (2) 若仅由Q2输出,它又为何种功能? 图题 图题5.2 [解] (1) 由图可见,电路由三个主从JK触发器构成。各触发器的J,K均固定接1,且为异步连接,故均实现T'触发器功能,即二进制计数,故三个触发器一起构成8进制计数。当Q2Q1Q0作为码组输出时,该电路实现异步8进制计数功能。 (2) 若仅由Q2端输出,则它实现8分频功能。 5.3 试分析图题5.3所示电路的逻辑功能。 图题5.3 图题5.3 [解] (1) 驱动程式和时钟方程 ,; ; ,; (2) 将驱动方程代入特性方程得状态方程 (3) 根据状态方程列出状态转换真值表 图解5.3 图解5.3 表解5.3 CP2 CP1 CP0 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 1 1 0 0 0 0 0 1 1 1 0 0 0 0 0 0 0 0 1 0 0 1 0 ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? 001 (4) 作状态转换图 (5) 逻辑功能:由状态转换图可见该电路为异步5进制计数器。 5.4试求图题5.4所示时序电路的状态转换真值表和状态转换图,并分别说明X = 0及X = 1时电路的逻辑功能。 图题5 图题5.4 [解] (1) 写驱动方程和输出方程 , , (2) 求状态方程 (3) 画次态卡诺图求状态转换真值表 图解 5.4( 图解 5.4(1) (4) 作状态转换图如图解5.4(2)所示。 (5) 功能:当X=0时,实现返回初态;当X=1时,实现三进制计数功能。 图解 5.4( 图解 5.4(2) 表解5.4 X 0 1 00 01 10 11 00/0 01/0 00/0 11/0 10/1 11/1 00/1 00/1 1/1 0/1 11 5.5 试分析图题5.5所示的异步时序电路。要求: (1) 画出M = 1,N = 0时的状态图; (2) 画出M = 0,N = 1时的状态图; (3) 说明该电路的逻辑功能。 图题5. 图题5.5 N M CP Q2 Q1 1 [解] (1) 见图解5.5(1)。 图解5.5(1) 图解5.5(2) (2) 见图解5.5(2)。 (3)电路的逻辑功能:可逆的八进制计数器,M、N分别为加、减法运算控制端。 图题5.65.6. 已知图题5.6是一个串行奇校验器。开始时,首先由信号使触发器置“0”。此后,由X串行地输入要校验的n位二进制数。当输入完毕后,便可根据触发器的状态确定该n位二进制数中“1”的个数是否为奇数。试举例说明其工作原理,并画出波形图。 图题5.6 [解] 写出电路的状态方程为,。由于电路的初始状态为0,由状态方程可知,当输入X中有奇数个“1”时,输出Q为1。波形图略。 5.7 已知图题5.7是一个二进制序列检测器,它能根据输出Z的值判别输入X是否为所需的二进制序列。该二进制序列在CP脉冲同步下输入触发器D1 D2 D3 D4的。设其初态为1001

文档评论(0)

jiayou10 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:8133070117000003

1亿VIP精品文档

相关文档