5.1被时序电路的基本分析和设计方法.pptVIP

  • 3
  • 0
  • 约4.33千字
  • 约 30页
  • 2019-01-01 发布于福建
  • 举报

5.1被时序电路的基本分析和设计方法.ppt

5.1被时序电路的基本分析和设计方法

* 计数器 寄存器 顺序脉冲发生器 本章重点 1.时序电路的特点和逻辑功能的表示方法 2.同步时序电路的基本分析方法和设计方法 3.二进制计数器和十进制计数器 4.用集成二进制计数器构成N进制计数器的方法 5.移位寄存器和寄存器形计数器 概 述 一、时序电路的特点 组合逻辑 电 路 存储电路 … … … … x1 … xi y1 … yj w1 wk q1 ql 1. 逻辑功能特点 输 入 输 出 任何时刻电路的 输出,不仅和该时刻 的输入信号有关,而 且还取决于电路原来 的状态。 2. 电路组成特点 (1)存储电路(主要是触发器,必不可少) (2)组合逻辑电路(可选) 时序逻辑电路的状态是由存储电路来记忆和表示的 二、时序逻辑电路分类 1. 按逻辑功能划分: 计数器、寄存器、读/写存储器、 顺序脉冲发生器等。 2. 按时钟控制方式划分: 同步时序电路 各触发器共用一个时钟 CP,要更新状态的触发器同时翻转。 异步时序电路 各触发器状态的变化不是同步发生的,可能有一部分电路有公共的CP时钟信号,也可能完全没有公共的CP时钟信号。 3. 按输出信号的特性划分: Moore型 Y(tn) 输出 CP X(tn) 输入 存储 电路 组合

文档评论(0)

1亿VIP精品文档

相关文档