第四章组合逻辑电路(龙)..ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第 4 章 组合逻辑电路 4.1 概 述 4.2 组合逻辑电路的分析方法和设计方法 4.2.1 组合逻辑电路的分析 4.2.2 组合逻辑电路的设计 4.3 若干常用组合逻辑电路 4.3.1 加法器 超前进位加法器 4.3.3 译码器 一、二进制译码器 二、 二-十进制译码器 4.5.3 显示译码器 4.6 数据选择器 4.6.1 4 选 1 数据选择器 4.6.2 8 选 1 数据选择器 4.6.3 数据选择器的应用 4.7 数值比较器 4.7.1 一位数值比较器 4.8 组合逻辑电路中的竞争冒险 4.8.1 产生竞争冒险的原因 4.8.2 冒险的分类 4.8.3 冒险现象的判别 4.8.4 消除冒险现象的方法 本章小结 (2) 根据功能表写出输出逻辑函数表达式 (3) 画逻辑图 A B A AB AB B Y(AB) Y(A=B) Y(AB) 比较原理:从最高位开始逐位向低位进行比较。 例如 比较 A = A3A2A1A0 和 B = B3B2B1B0 的大小: 若 A3 B3,则 A B;若 A3 B3,则 A B;若 A3 = B3,则需比较次高位。 若次高位 A2 B2,则 A B;若 A2 B2,则 A B;若 A2 = B2,则再去比较更低位。   依次类推,直至最低位比较结束。 4.7.2 多位数值比较器 A0 4 位数值比较器CC14585 逻辑功能示意图 A1 A2 A3 B0 B1 B2 B3 I (AB) I (A=B) I (AB) Y (AB) Y (A=B) Y(AB) CC14585 4 位数值比较器 CC14585 比较结果输出端 级联输入端 两组相比较的 4 位二进制数的输入端 1 × × 1 × × 1 0 0 0 1 0 0 0 1 × × × × × × × × × × × × I (A=B) 输 出 输   入 4 位数值比较器CC14585 功能表 A3B3 A3=B3 A3=B3 A3=B3 A3=B3 A3=B3 A3=B3 A3B3 A3=B3 A3=B3 A3=B3 × A2B2 A2=B2 A2=B2 A2=B2 A2=B2 A2=B2 × A2B2 A2=B2 A2=B2 × × A1B1 A1=B1 A1=B1 A1=B1 A3=B3 × × A1B1 A1=B1 × × × A0B0 A0=B0 A0=B0 A0=B0 × × × A0B0 I (AB) I (AB) Y (A=B) Y (AB) Y (AB) A3B3 A2B2 A1B1 A0B0 1 × × 1 × × 1 × × 1 × × 1 0 0 1 0 0 0 1 0 0 0 1 0 0 1 0 0 1 0 0 1 0 0 1 1 0 0 1 0 0 1 0 0 CC14585 数值比较器输出函数式 Y (AB) = A3 B3 + ( A3⊙B3 ) A2 B2 +( A3 ⊙ B3 )(A2 ⊙ B2) A1B1+ (A3 ⊙ B3 ) ( A2 ⊙ B2 ) ( A1 ⊙ B1 ) A0 B0 + (A3 ⊙B3 ) ( A2⊙ B2 ) ( A1 ⊙ B1 ) (A0 ⊙B0 ) I (AB) Y (A=B) = (A3 ⊙B3 ) ( A2⊙ B2 ) ( A1 ⊙ B1 ) (A0 ⊙B0 ) I (A=B) Y (AB) = Y(AB) + Y (A=B) CC14585 数值比较器的使用说明 1. 只比较两个 4 位二进制数时,将扩展端 I (AB) 接低电 平, I (AB)和 I(A=B) 接高电平。 2. 当比较两个 4 位以上 8 位以下的二进制时,应先比较两个高 4 位的二进制数,在高位相等时,才能比较低 4 位数。只有在两个 4 位二进制数相等时,输出才由I (AB) 、 I (AB) 、 I(A=B) 决定。 两片CC14585 组成的 8 位 数值比较器 主要要求: 了解组合逻辑电路的竞争冒险现象及其消除方法。   当信号通过导线和逻辑门电路时,将产生时间延 迟。因此,在组合逻辑电路中,不同信号经过不同长 度的导线和不同级数的逻辑门电路而到达另一个门的 输入端的时刻会有先有后,这种现象称为竞争。   逻辑门因输入端的竞争而导致输出产生不应有的 尖峰干扰脉冲的现象,称为冒险。 可能导致错误动作 G2 G1 A Y Y=A+A A 理 想 考虑门延时 A Y 1 1 A Y 1tpd 一、 0 型冒险   可见,当输入信号 A 经 G1 门

文档评论(0)

586334000 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档