异步集成电路设计技术与单元电路设计分析.pdfVIP

异步集成电路设计技术与单元电路设计分析.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2 异步集成电路设计技术及单元电路设计研究 降低。事实上,1998年,市场上就已经出现了一些完整的异步IC的芯片【4J。 异步电路采用了一种数据驱动的控制机制,它通过使用大量本地握手信号来 完成整个电路的时序控制[SJ。正是此种控制机制的采用决定了异步电路独特的优 势: 1)低功耗。同步电路在整体时钟控制下工作,时钟工作频率必须满足最大负荷的 要求,造成功耗浪费。异步电路贝fJ由数据驱动。仅在需要处理数据时才消耗能 量,具有低功耗的潜力 2)潜在高性能。同步电路工作时需要考虑电路的最坏情况延迟,而异步电路的性 能则由电路的平均延迟决定,理论上比同步电路可以达到更高的速度。 3)避免时钟偏移。异步电路用大量本地时序控制信号取代整体时钟,从根本上避 免了时钟偏移问题。 41模块化特性。异步电路使用握手信号进行模块内部与模块间的通信,采用相同 握手协议的电路模块可以方便地直接互连,而且单独模块也能够很方便地优化 升级。 5)电磁兼容性好。异步电路辐射频谱含能量少且分散性非常好。 异步集成电路应用中,最突出的两个优点是低功耗和潜在的赢性能,但这些 优点不是无条件的。异步集成电路使用本地握手信号进行时序控制,需要增加~ 些电路模块来完成这些工作。这些附加的电路模块往往会对功耗和性能产生负面 影响。因此,发挥异步集成电路低功耗和高性能的特点需要合适的应用对象,比 如,在待机很频繁的场合容易实现低功耗;在平均性能与最差性能相差较大的情 况下,有利于实现高性能16J。 异步PIC微控制器(复旦大学)等出现,但由于异步集成电路现在还没有统一的 设计方法和成熟系统的EDA工具,现有的异步集成电路的设计方法,大部分是 时针对集成电路中某些局部问题的解决方案。而且已经实现的异步微处理器都不 同程度地采用了全定制设计流程,自动化程度低,开发时间长。而当前流行的同 步集成电路设计一般采用基于标准单元库的半定制设计流程,具有方法简单、工 具成熟、自动化程度高等优点。如何用基于标准单元库的半定制流程实现异步集 成电路设计,是异步集成电路设计中的难题之一。首先需要解决的问题就是建立 异步标准单元库,供前端综合工具和后端布局布线工具的使用。现有的标准单元 库一般只针对同步集成电路设计,采用静态CMOS工艺,缺乏对异步集成电路设 计中特殊电路结构(如动态电路、c单元)的支持。因此对异步电路常用单元电 路的研究就显得非常重要。 第一章绪论 1.3论文的主要工作方向及结构 本文主要介绍了异步电路的独特优势,对异步逻辑的时序模式、编码方式及 步加法器等基本单元,并对各种结构进行了详细的仿真及优化。 文章的结构主要是根据作者在论文过程中的工作顺序安排的。本文大概可以 分为五章: 第一章为绪论,简单介绍了目前集成电路设计遇到的难题及异步电路设计技 术的发展状况;第二章主要是针对目前IC设计中面临的功耗,时钟偏移与工艺尺 寸减小等带来的问题,阐述了异步电路的独特优势,并解释了为什么异步电路设 计方法可以解决这些难题;第三、四章是本文的重点。第三章主要研究了异步电 路的设计技术,包括异步时序模式、单双轨信号编码方式与四相及两相信号协议 等。对四种异步握手通信协议作了重点探讨。阐述了异步集成电路发展的历史, 相关的EDA工具及异步微处理器的发展现状i第四章是对异步电路中常用基本 单元电路的研究:设计实现了异步C单元的单轨与双轨多种实现结构,从延时、 功耗等参数入手对各种结构进行了详细的仿真和优化,并通过对比,分析了各种 单元,对各种单元的结构及功能进行了探讨:实现了单轨、双轨及混合异步加法 器,分析探讨了每种实现结构的工作方式及特点,同样地也对各自的应用环境作 了讨论;第五章为总结与展望,主要是对本文的工作做了总结,并对异步电路以 后的发展作了展望。 第二章lc设计面临的挑战及异步电路的特点 第二章IC设计面临的挑战及异步电路的特点 随着社会需求和半导体制造工艺的发展,集成电路朝着电路规模更大,速度 更快的方向飞速发展。在此同时,集成电路的设计中也出现了一系列急需解决的 问题,包括:电路的功耗增大:全局时钟引起的时钟偏移:工艺尺寸减小带来的 问题等。异步逻辑电路采用了不同与同步电路的设计方法,它不存在全局时钟, 而是采用了一种数据驱动的控制机制,各个模块互相之间通过握手信

文档评论(0)

hp20083 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档