工科大学电工课程下册dz-chap22..ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
CPA CPB QA QD QB QC R 9(2) R 9(1) R 0(2) R 0(1) 74LS90 CP 计数 脉冲 8421码制下: 在QDQCQBQA = 0110 时清零 同为六进制计数器,两种码制不同接法的比较: 5421码制下: 在QAQDQCQB = 1001 时清零 CPA CPB QA QD QB QC R 9(2) R 9(1) R 0(2) R 0(1) 74LS90 CP 计数 脉冲 2. 四位同步二进制计数器 74LS163 前面所讲述的74LS 90其清零方式通常称为“ 异步清零 ”,即只要 Q 0(1) = Q 0(2) = 1,不管有无时钟信号,输出端立即为 0;而且它的计数方式是异步的,即CP不是同时送 到每个触发器。 而下面将要讲述的74LS163,不但 计数方式是同步的,而且它的清零方式 也是同步的:即使清零控制端CLR=0,清零目的真正实现还需等待下一个时钟脉冲的上升沿到来以后才能够变为现实。这就是“ 同步清零 ”的含义。 16 15 14 13 12 11 10 1 2 3 4 5 6 7 8 9 QA QD QD QC QB QA QB QC VCC T T P P CP A A B B C C D D CLR LOAD ENABLE RC 串行进 位输出 允许 允许 GND 时钟 清除 输出 数据输入 置入 74LS163 74LS 163 管脚图 (1) 74LS163 的介绍 T P RC A B C D QB QC QD QA LOAD CLR 74LS163 74LS163功能表 1 1 1 1 计 数 0 1 1 1 X 保持 1 0 1 1 X 保持 ( RC=0 ) X X 0 1 并 行 输 入 X X X 0 清 零 P T LOAD CLR CP 功 能 清除 置入 A B C D 时钟 允许 P 允许 T QA QB QC QD 串行进 位输出 输出 数据 输入 同步 清零 同步 置数 例1. 用一片74LS163构成六进制计数器。 QD QC QB QA 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 六个 稳态 准备清零: 使 CLR= 0 T P RC A B C D QB QC QD QA LOAD CLR 74LS163 +5V CP (2) 74LS163 的应用 注意:不同清零方式,清零时用的状态不同,请看下页。 在QDQCQBQA = 0110 时 立即清零 。 例. 用一片74LS 90构成六进制计数器: 例. 用一片74LS 163构成六进制计数器: 在QDQCQBQA = 0101 时 准备清零 。 T P RC A B C D QB QC QD QA LOAD CLR 74LS163 +5V CP CPA CPB QA QD QB QC R 9(2) R 9(1) R 0(2) R 0(1) 74LS90 CP 计数 脉冲 例2. 用74LS163构成二十四进制计数器。 (1) 需要两片74LS163; (2) 为了提高运算速度,使用同步计数方式。 T P RC A B C D QB QC QD QA LD CLR 74LS163 T P RC A B C D QB QC QD QA LD CLR 74LS163 +5V +5V , , , , CP CLR 应该在 QDQCQBQA QDQCQBQA = 0010 0011 时准备清零。 , , , , , , , , QDQCQBQA QDQCQBQA CLR = 清零信号为: 例. 数字频率计原理

文档评论(0)

jiayou10 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:8133070117000003

1亿VIP精品文档

相关文档