基于fpga的3ghz宽带信号产生器的设计实现-电子与通信工程专业论文.docxVIP

基于fpga的3ghz宽带信号产生器的设计实现-电子与通信工程专业论文.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于fpga的3ghz宽带信号产生器的设计实现-电子与通信工程专业论文

万方数据 万方数据 分类号 密级 UDC 注 1 学 位 论 文 基于 FPGA 的 3GHz 宽带信号产生器的设计实现 (题名和副题名) 梁科 (作者姓名) 指导教师 肖绍球 教授 电子科技大学 成都 纪学军 研究员 中国电科第 54 研究所 石家庄 (姓名、职称、单位名称) 申请学位级别 硕士 专业学位类别 工程硕士 工程领域名称 电子与通信工程 提交论文日期 2013.4 论文答辩日期 2013.5 学位授予单位和日期 电子科技大学 2013 年 6 月 日 答辩委员会主席 评阅人 注 1:注明《国际十进分类法 UDC》的类号。 DESIGN AND IMPLEMENTATION OF 3GHZ WIDE-BAND SIGNAL GENERATION SYSTEM BASE ON FPGA A Master Thesis Submitted to University of Electronic Science and Technology of China Major: Electronics and Communication Engineering Author: Liang Ke Advisor: Prof. Xiao Shao-qiu School : School of Physical Electronics 独创性声明 本人声明所呈交的学位论文是本人在导师指导下进行的研究 工作及取得的研究成果。据我所知,除了文中特别加以标注和致 谢的地方外,论文中不包含其他人已经发表或撰写过的研究成果, 也不包含为获得电子科技大学或其它教育机构的学位或证书而使 用过的材料。与我一同工作的同志对本研究所做的任何贡献均已 在论文中作了明确的说明并表示谢意。 作者签名: 日期: 年 月 日 论文使用授权 本学位论文作者完全了解电子科技大学有关保留、使用学位论文 的规定,有权保留并向国家有关部门或机构送交论文的复印件和磁 盘,允许论文被查阅和借阅。本人授权电子科技大学可以将学位论文 的全部或部分内容编入有关数据库进行检索,可以采用影印、缩印或 扫描等复制手段保存、汇编学位论文。 (保密的学位论文在解密后应遵守此规定) 作者签名: 导师签名: 日期: 年 月 日 摘 要 摘 要 超高速数字电路近些年不断高速发展,直接数字频率合成(DDS)技术研究 同时也不断深入。目前 DDS 技术在通讯领域、军用雷达、卫星导航、电子战以及 现代化的仪器仪表工业等领域广泛应用。基于 FPGA 的直接数字频率合成器,与 其它频率合成方式相比,具有其特定的优越性能和特点。目前这种技术已经成为 现代频率合成技术中的领导者。 本论文介绍了基于 FPGA 以及高速 DAC 器件设计的宽带信号产生器整机。此 信号产生器整机可以产生 1GHz~3GHz 频率范围内的宽带信号、探测信号、标校信 号和模拟源信号。其中核心的信号产生模块可以接收 PCIe 总线的指令、数据以及 其它接口的专用信号,在外输入的 4GHz 参考时钟下工作。信号产生模块选用 EUVIS 公司的 MD662H 数模转换器(12 Bit MUXDAC),其数据转换速率可达 8Gsps;FPGA 选用 Xilinx 公司的 XC6VSX315T 作为核心器件;通过 Cadence 软件 进行串扰、反射等一系列的仿真,分析了传输线数据传输速率为 1Gbps 及 2Gbps 时的串扰。根据仿真结果,通过 Cadence 软件进行高速 PCB 设计。本论文完成了 对核心信号产生模块进行的需求分析、功能指标分解、关键技术分析,并详细描 述了硬件模块研制及其中 FPGA 软件部分设计。 在整机方案设计章节,通过分析整机的主要功能及系统指标要求,建立了整 机工作流程,同时对整机主要指标进行了论证。由于信号产生模块是整机的核心 组件,其工作频率高,散热要求高,因此在整机设计中进行了系统热设计,保证 了整机稳定运行。通过对整机的详细设计和具体的工程实现,最终研制出了基于 FPGA 的 3GHz 宽带信号产生器整机。 最后对整机进行了调试和测试,按设置参数产生在 1GHz~3GHz 产生指定个 数、样式、频率、调制的多个激励信号,并可接收并存储波形数据文件,产生输 出波形,满足使用要求。 关键词: FPGA,宽带信号产生,DDS I ABSTRACT ABSTRACT With the development of ultra-high-speed digital circuits, as well as in-depth study of the direct digital frequency synthesis (DDS) technology, DDS technology has b

您可能关注的文档

文档评论(0)

131****9843 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档