基于FPGA的LCD驱动显示电路的设计与实现..doc

  1. 1、本文档共22页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
河南大学民生学院本科毕业论文 PAGE PAGE II 学号:1003618019 河南大学民生学院 毕 业 论 文 ( 2014 届) 年 级 2010级 专 业 班 级 电子信息科学与技术 学 生 姓 名 指导教师姓名 指导教师职称 讲师 论文完成时间 2014年5月10日 河南大学民生学院本科毕业论文 PAGE \* MERGEFORMAT PAGE \* MERGEFORMAT 5 PAGE \* MERGEFORMAT PAGE \* MERGEFORMAT 1 目 录 TOC \o 1-4 \u 摘 要: PAGEREF _Toc21047 2 1 绪论 PAGEREF _Toc14395 3 1.1 选题背景 PAGEREF _Toc15592 3 1.2 LCD发展 PAGEREF _Toc26662 3 1.3 选题目的 PAGEREF _Toc25162 4 2 关键技术 PAGEREF _Toc18743 4 2.1 FPGA简介 PAGEREF _Toc31129 4 2.2 LCD简介 PAGEREF _Toc18791 5 3 系统分析 PAGEREF _Toc17873 7 3.1 FPGA的设计方法 PAGEREF _Toc8454 7 3.2 Verilog HDL PAGEREF _Toc8765 8 3.3 TC1602液晶模块工作方式 PAGEREF _Toc6534 8 3.4 系统开发环境 PAGEREF _Toc26768 12 4 系统设计与验证 PAGEREF _Toc11182 12 4.1 系统概述 PAGEREF _Toc9428 12 4.2 功能结构设计 PAGEREF _Toc14420 12 4.3 设计流程图与状态的设计 PAGEREF _Toc28074 12 4.4 系统实现 PAGEREF _Toc30744 15 4.5 部分程序代码 PAGEREF _Toc11184 16 5 系统测试 PAGEREF _Toc25007 20 5.1 仿真波形 PAGEREF _Toc12561 20 5.2 对TC1602液晶显示器验证 PAGEREF _Toc954 20 6 结论 PAGEREF _Toc19076 20 参考文献 PAGEREF _Toc30281 21 基于FPGA的LCD驱动显示电路的设计与实现 (河南大学民生学院,河南 开封,475004) 摘 要: 本课题主要任务是设计基于FPGA的LCD驱动电路的设计和实现,兼顾好程序的易用性,以方便之后模块的移植和应用。控制器部分采用Verilog语言编写,主体程序采用了状态机作为主要控制方式。最后实现使用FPGA在LCD上显示任意的英文字符和阿拉伯数字,另外要能根据输入数据的变化同步变化LCD上显示的内容。同时要能将储存模块中的数据正常地显示在LCD上。 本文中对FPGA,LCD,Quartus II,硬件设计工具等进行了简单的介绍,对其功能进行了简单的描述,并了解了LCD液晶显示器的发展历史,日常应用以及相对比于其他种类显示器的优缺点,并对基于FPGA的LCD液晶显示器驱动电路未来的发展趋势进行了展望。 关键词: FPGA LCD Verilog 状态机 Design and Implementation of LCD Drive Display Circuit based on FPGA Abstract: In this project, the main object is to design a LCD controller based on FPGA, and at the same time emphasize on the convenience for the later application and migration.The program of the controller is written by Verilog language, and the main body of the program used state machine as the primary control me

文档评论(0)

586334000 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档