模块二十一组合逻电路.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
模块二十一组合逻电路

电工电子技术基础 人民邮电出版社 知识模块二十一 组合逻辑电路 主要内容 ①常用集成组合逻辑电路的功能 ; ②常用集成组合逻辑电路的基本应用方法。 重点 常用集成组合逻辑电路的基本应用方法 一、编码器 1.编码器概述 (1)编码器的相关概念 (2)编码器模型 用或门实现该编码器的示意图如图21—2(b)所示。由于该编码器有4个输入端(A1~ A3),2个输出端(F0、F1),故称为4—2线编码器。 在数字设备中,任何数据和信息都是用代码来表示的。所用的编码不同,实现这些编码的电路也不同,故编码器又可分为二进制编码器、二-十进制编码器和字符编码器等。 【例21.1】用两片74148组成16线—4线的优先编码器,逻辑图如图21—3所示,试分析其工作原理。 【解】连接:高位片(II)输出使能端EO与低位片(I)输入使能端EI相连;高、低位片的A2A1A0相与,获得低三位输出码,而最高位码为高位片的GS端。 表21-1对逻辑图进行分析,可以得出: (1)当EI2=1时,EO2=1,从而使EI1=1,这时74148(Ⅰ)(Ⅱ)均禁止编码,它们的输出端A2A1A0都是111。由电路图可知,GS=GS1·GS2=1,表示此时整个电路的代码输出端DCBA=1111是非编码输出(其中1代表高电平 、0代表低电平,以下同)。 (2)当EI2=0时,高片位(Ⅱ)允许编码,当若I15~I8都是高电平,即无编码请求,则EO2=0,从而EI1=0,允许低片位(Ⅰ)编码。这时高片位A2A1A0=111,使门C、B、A都打开,C、B、A取决于低片位的A2A1A0,而D= GS2,总是等于1,所以输出代码在1111~1000之间变化。如果I0单独有效,输出为1111;如果I7及任意其他输入同时有效,则输出为1000,低片位以I7的优先级别最高。 (3)当EI2=0且I15~I8中有编码请求(至少一个为低电平)时,EO2=1,从而EI1=1,高片位编码,低片位禁止编码。高片位的编码级别优先于低片位。此时D= GS2=0,C、B、A取决于高片位的A2A1A0,输出代码在0111~0000之间变化同理可知,高片位中I15的优先级别最高。 整个电路实现了16位输入的优先编码,其中I15具有最高的优先级别,优先级别从I15~I0依次递减。 二、译码器 1.译码器概述 三、数据分配器 四、数据选择器 * * 在数字系统中,往往需要将某一信息变换成特定的代码,例如邮政编码。把二进制数按一定的规律编排,例如8421码,再将所使用的每一种二进制代码状态都赋予特定的含义,即表示一个特定的信号或对象的过程,叫做编码。 编码器是将输入的电平信号编成二进制代码的电路,是实现编码操作的电路。 在数字系统中特别是在计算机系统中,常常要控制几个工作对象,例如微型计算机主机要控制打印机、磁盘驱动器、输入键盘等。当某个部件需要实行操作时必须先送一个信号给主机,经主机识别后再发出允许操作信号,并按事先编好的程序工作。这里会有几个部件同时发出服务请求的可能,而在统一时刻只能给其中1个部件发出允许操作信号。因此,必须根据轻重缓急,规定好这些控制对象允许操作的先后次序,即优先级别。识别这些请求信号的优先级别并进行编码的逻辑部件称为优先编码器。 编码器的表示方法通常有功能表(真值表)、逻辑图、逻辑表达式和波形图等几种。这些表示方法可以互相转换。 编码器的模型如图21—2(a)所示。通常编码器有m个输入端(I0~Im-1),需要编码的信号从此处输入;有n个出端(Y0~Yn-1),编码后的二进制信号从此处输出。m与n之间满足m≤2n的关系。另外,编码器还有使能输入端EI,它用于控制编码器是否进行编码;使能输出端EO和优先标志输出端CS等一些控制端,它们主要用于编码器间的级联。编码器的功能就是从m个输入信号中选中一个并编成一组二进制代码并行输出。 图 21—2 编码器模型和4-2线编码器 (a)编码器的模型 (b)用或门实现该编码器的示意图 2. 编码器举例 常用优先编码器74147、74148的简介如表21—1所示。 表21-1 编码器举例 ③逻辑符号 ②引脚图 ①实物 10线-4线优先编码器 74HC147/ 74LS147/ 74147 简介 类型 型号 说明:编码器有9个输入端(I1~I9)和4个输出端(A、B、C、D)。其中I9状态信号级别最高,I1状态信号的级别最低。DCBA为编码输出端,以反码输出,D为最高位,A为最低位。一组4位二

文档评论(0)

181****9125 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档