- 1、本文档共80页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成原理是广播电视大学计翼算机专业本科生核99
答案: ADD R0,R1, 指令格式和内容: 指令中给出操作码和 R0、R1的编号; 指令执行步骤: (1)程序计数器(PC)的内容送地址寄存器 (2)读内存,读出内容送指令寄存器(IR); PC内容+1(增量); (3) R0、R1送ALU,ALU执行加运算,运算结果存回R0寄存器; 保存运算结果的特征状态。 (4) 检查有无中断请求,有,则响应中断,无则转入下一条指令的执行过程。 条件相对转移指令,指令中给出操作码和相对转移偏移值,条件转移要依据的转移判断条件;指令的执行步骤:其中(1)、(2)步的取指和最后一步的判中断同前一条指令的处理; (3)执行条件转移指令时,要判别指定的条件, 若为真, 才执行:尚未修改的PC内容送ALU,相对转移偏移值送ALU, ALU执行加操作,结果送入PC; 否则顺序执行下条指令; 考核的知识点: (1) 典型指令的指令格式设计; (2)典型指令的执行步骤设计; (12分) 3.说明计算机的组合逻辑控制器和微程序控制器在组成和运行原理两个方面的同异之处,比较它们的优缺点 答案: 组合逻辑的控制器和微程序的控制器是计算机中两种不同类型的控制器,其共同点是:基本功能都是提供计算机各个部件协同运行所需要的控制信号, 组成部分都有程序计数器PC,指令寄存器IR,都分成几个执行步骤完成每一条指令的具体功能; 不同点主要表现在:处理指令执行步骤的办法,提供控制信号的方案不一样, 组合逻辑控制器是用节拍发生器指明指令执行步骤,用组合逻辑电路直接给出应提供的控制信号, 其优点是运行速度明显地快,缺点是设计与实现复杂些,大规模现场可编程电路出现,该缺点已得到很大缓解; 微程序的控制器是通过微指令地址的衔接区分指令执行步骤,应提供的控制信号是从控制存储器中读出来的,并经过一个微指令寄存器送到被控制部件的, 其缺点是运行速度要慢一些,优点是设计与实现简单些,易于用于实现系列计算机产品的控制器,理论上可实现动态微程序设计。 考核的知识点: (1)组合逻辑和微程序的两种控制器功能与组成; (2) 组合逻辑和微程序的控制器的运行原理; (3) 组合逻辑和微程序控制器的应用场合与优缺点。 多级存储器系统的基本组成,各级存储器所用介质的特性,多级结构存储器结构应满足的原则,以及它得以高效运行的原理。 三. (10分)1.说明多级结构的存储器系统是建立在什么原理之上的?解释什么是多级结构存储器系统中的一致性原则和包含性原则? 答案:建立在程序运行的局部性原理之上的,可以按所使用的指令和数据的急迫和频繁程度,将其存入容量、速度、价格不同的存储器中,取得更高性能价格比。 一致性原则,指保存在不同级的存储器中同一个数据必须有相同的值; 包含性原则,保存在内层存储器(靠近CPU)中的数据定也被保存在外层。 考核的知识点: (1) 多级结构的存储器系统的运行原理; (2) 多级结构存储器系统运行的必备条件(基本原则); 主存储器(动、静态芯片,多体结构)、高速缓冲存储器(3种组成、映射 和命中率)、虚拟存储器(地址变换:段表、页表)各自的组成与运行原理; (10分)2. 用16K ? 8 bit 的静态器件实现64K ? 16 bit的主存储器系统,按字寻址,设计并画出主存储器的逻辑框图,地址和数据总线的位数,与CPU连接关系。 答案: 所用器件容量为16K ? 8 bit,实现64K容量,要用4片芯片实现容量扩展,实现16位字长,每个字用2片芯片实现,故该主存总计用8片存储器芯片实现。 要寻址64K字,内存地址应为16位;CPU与内存字长为16位,故数据总线也应为16位。 读写控制信号送到每个内存片,省略未画。 考核的知识点: (1) 动、静态芯片特性 (2) 内存与CPU连接; (3) 存储器字、位扩展; (4)高速缓冲存储器系统的实现和读写原理。 外存储设备(磁盘、磁带、光盘)的组成与使用,有关磁盘阵列和容错方面的知识要掌握,属于概念性知识较多。以作业和模拟试题的有关题目为参照。 计算机输入/输出子系统的组成、功能、运行方式、具体使用方法等为主线索,包括计算机总线、输入/输出接口和输入/输出设备3个层次的逻辑部件和设备。 包括必要的一些原理性知识,更多地从实用的角度,来掌握上述有关内容。各项实例是为深入理解原理,不必记忆这些实例本身的具体细节内容。 通用可编程接口的一般组成,常用的
文档评论(0)