- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
OLMC的工作模式有表8.4.3中列出的5种,它们由结构控制字中的SYN、AC0、AC1(n)、XOR(n)的状态指定。 SYN AC0 AC1(n) XOR(n) 工作模式 输出极性 备 注 1 0 1 / 专用输入 / 1和11脚为输入,三态门禁止 1 0 0 0 专用组合输出 低电平有效 1和11数据输入 三态门选通 1 高电平有效 1 1 1 0 反馈组合输出 低电平有效 1和11数据输入,选通第一项,反馈I/O 1 高电平有效 0 1 1 0 时序电路组合输出 低电平有效 1接CLK,11接OE,有另一个寄存器出 1 高电平有效 0 1 0 0 寄存器输出 低电平有效 1接CLK,11接OE 1 高电平有效 (8-*) 当SYN=1、AC0=0、AC1(n)=1时,OLMC(n)工作在专用输入模式,简化电路结构如图8.4.6(a)所示。因为这时输出端的三态缓冲器为禁止态,所以I/O(n)只能作输入端使用。这时加到I/O(n)上的输入信号作为相邻OLMC的“来自邻级输出(m)”信号经过邻级的FMUX接到与逻辑阵列的输入上。 (8-*) 当SYN=1,AC0=0、AC1(n)=0时,OLMC工作在专用组合输出模式,简化的电路结构如图8.4.6(b)所示。这时输出三态缓冲器处于选通状态,异或门的输出经OMUX送到三态缓冲器.因为输出缓冲器是一个反相器,所以XOR(n)=0时输出的组合逻辑函数为低电平有效,而XOR(n)=1时为高电平有效.由于相邻OLMC的AC1(m)也是0,故反馈选择器的输出为地电平,即没有反馈信号。 (8-*) 当SYN=1、AC0=1、AC1=1时,OLMC工作在反馈组合输出模式,简化电路结构如图8.4.6(c)所示。它与专用组合输出模式的区别在于三态缓冲器是由第一乘积项选通的,而且输出信号经过FMUX又反馈到与逻辑阵列的输入线上。 当SYN=0、AC0=1、AC1=1时,OLMC(n)工作在时序电路中的组合输出模式。这时GAL16V8构成一个时序逻辑电路,这个OLMC(n)是时序电路中的组合逻辑部分的输出,而其余的7个OLMC中至少会有一个是寄存器输出模式。由图8.4.6(d)可见,在这种模式下,异或门的输出不经过触发器而直接送往输出端。输出三态缓冲器由第一乘积项选通。输出信号经FMUX反馈到与逻辑阵列上。 (8-*) 当SYN=0、AC0=1、AC1(n)=0时,OLMC(n)工作在寄存器输出模式,简化电路如图8.4.6(e)所示。这时异或门的输出作为D触发器的输入,触发器的Q端经三态缓冲器送至输出端。三态缓冲器由外加的OE信号控制。反馈信号来自Q端。时钟信号由1脚输入,11脚接三态控制信号OE。 综上所述,只要给GAL器件写入不同的结构控制字,就可以得到不同类型的输出电路结构。这些电路结构完全可以取代PAL器件的各种输出电路结构。 (8-*) 8.4.4 可编程通用阵列逻辑GAL GAL16V8 -15 L P I 器件名称: GAL16V8/A/B GAL20V8/A/B GAL18V10 GAL22V10 GAL26CV12 GAL20RA10 GAL39V8 ispGAL16V8 P(塑封双列直插) D(陶瓷双列直插) R(塑封无引线托架) J(陶瓷无引线托架) 封装: 空白(0~75`C) I (-40 ~85`C) M(-55~125`C) 温度: L(低功耗) Q(1/4功耗) 功耗: -15 (15ns) -25 (25ns) 速度: (8-*) 8.4.3 GAL的输入特性和输出特性 在GAL器件的每个输入端都设置有图8.4.7所示的输入缓冲器电路。图中的T2、 T3 、T4 、T5组成两级CMOS反相器,它们将输入端的A变换为一对内部标准电平的A和A信号送往内部电路,并使输入端与内部电路隔离。扩散电阻R和电容C组成噪声滤波电路。这个电路能有效地抑制加到输入端上的白噪声型噪声电压。 (8-*) 8.3 PAL--可编程阵列逻辑 PAL是20世纪70年代末期由MMI公司率先推出的一种可编程逻辑器件。它采用双极型工艺制作,熔丝编程方式。 PAL器件由可编程的与逻辑阵列、固定的或逻辑阵列和输出电路三部分组成。通过对与逻辑阵列编程可以获得不同形式的组合逻辑函数。另外,在有些型号的PAL器件中,输出电路设置有触发器和从触发器输出到与逻辑阵列的反馈线,利用这种PAL器件还可以很方便地构成各种时序逻辑电路。 (8-*) 8 .3.1 PAL的基本电路结构 这是PAL器件中最简单的一种电路结构形式
您可能关注的文档
最近下载
- 一种堆芯结构及空间核反应堆.pdf VIP
- 核反应堆总论 第十一章核燃料设计.ppt VIP
- 物流运输中的突发事件应急处理.pptx VIP
- 1.2 区域整体性和关联性 说课稿 2024-2025学年高二上学期 地理 人教版(2019)选择性必修2.docx VIP
- 机动车尾气技术检测 GB3847培训.pptx VIP
- 人口老龄化背景下城市老年人的社会适应问题研究.pdf VIP
- 物流运输中的突发事件应急响应.pptx VIP
- 儿科-病例分析.docx VIP
- 三一汽车起重机STC350C5-1_产品手册用户使用说明书技术参数图解图示电子版.pdf VIP
- 山东省建筑工程消耗量定额(2016).pdf
文档评论(0)