嵌入式微处理器的设计分析与仿真验证微电子与固体电子学专业论文.docxVIP

嵌入式微处理器的设计分析与仿真验证微电子与固体电子学专业论文.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
嵌入式微处理器的设计分析与仿真验证微电子与固体电子学专业论文

中文摘要摘要:嵌入式微处理器(EMPU,Embedded 中文摘要 摘要:嵌入式微处理器(EMPU,Embedded Microprocessor Unlt)以其高性能、低功 耗、便携式等优点,越来越广泛地应用于各种电子设备中。其中精简指令集计算 机(RISe,Reduced Instruction Set ComplXer),作为微处理器设计策略的一种类型, 己经普遍应用于计算机体系结构设计中。 本文首先设计了一个8位RISC处理器,它具有8条指令,可以进行指令译码、 指令执行,可以和存储器进行数据交换。数据通过数据通路进行运算处理,控制 器提供数据通路各模块的控制信号。使用可综台的寄存器传输级fRrL,Register Transfer Level)Verilog HDL硬件描述语言描述每个子模块,在顶层模块中根据端 口连接实例化每个子模块,然后使用ModelSim分别对全部子模块和顶层模块进行 功能仿真验证,使用Qmrtus ii对设计进行综合,在Altera CyelonelI EP2C35芯片 上实现,工作频率可达120MHz。 然后在此基础上,本文对业界广泛使用的ARM7TDMI内核进行了设计分析与 验证。ARM7TDM/内核根据执行功能不同,可以划分减数据通路模块和控制器模 块两大部分。本文对数据通路的每个模块:桶式移位器、算术逻辑单元、32位布 氏乘法器、寄存器堆等做了详细的设计分析,重点讲解了每个模块的工作原理以 及如何使用硬件描述语言来实现其功能。接着针对每个模块,编写测试平台,进 行功能仿真。最后在FPGA平台上实现,针对不同的综合优化方式,比较电路所 消耗的逻辑资源和工作性能,为设计者选择实现方式提供了实验依据. 关键词:Verilog I-IDL;精简指令集计算机;.MLM7TDMI;数据通路;控制器;测 试平台;仿真;综合; 分类号:TP312:TP332 ABSTRACTABSTRAC’I: ABSTRACT ABSTRAC’I: Embedded microprocessor unit with its high performance,bw power comumption, high portab出ty,is more widely used in various ebetronie devices.Reduced instruction set computer,as a type of strategy in the microprocessor design,has been increasingly applied in computer architecture design. This paper first designs and implements an 8-bit RISC CPU.The CPU excctlte$ eight instructions.it Call command decoding and do right actions according to the h_lstructions,and it can also exchange data with the memory.The data is computed through the datapath,the con(toner provides all the comrol signals to every module in the data-patk Synthetic RTL-level Verilog HDL is used to design every module. Sub-modules am instantisted and connected together according幻thei-I-O ports t0 compose the top-level module.Functional simulation瓷conducted by ModelSim for every sub-module and the top-level module.Altem Cyelom 11 FPGA chip EP2C35 is chosen for implementation This RISC CPU can operate up to 120 M]-Iz On this basis.this paper does researches including design amlysis and verification of ARM7TDMI soft-core.Tbe ARMTTDMI is an outstanding RISC CPU in the embedde

您可能关注的文档

文档评论(0)

131****9843 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档