- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第 15 卷 第 3 期 太赫兹科学与电子信息学报 Vo1.15,No.3
2017 年 6 月 Journal of Terahertz Science and Electronic Information Technology Jun.,2017
文章编号:2095-4980(2017)03-0450-05
基于 UVM 验证方法学的存储转发系统验证
庞 博,许 晏
( 中国工程物理研究院 电子工程研究所,四川 绵阳 621999)
摘 要 :针对存储转发系统数据随机性、不同接口之间时序异步的特点,提出了不同于典型
平台的事物级数据结构和参考模型设计,构建基于 System Verilog 语言的通用验证方法学(UVM) 的
验证平台。验证结果表明,此验证平台能够灵活控制随机约束和验证进程,优化验证事务。该平
台提高了验证的效率和验证平台的可重用性,较好地满足了超大规模可编程逻辑器件验证需要。
关键词 :UVM 验证方法学;System Verilog 语言;存储转发系统;异步系统
中图分类号 :TN407 文献标志码 :A doi :10.11805/TKYDA201703.0450
UVM-based verification for storage and retransmission system
PANG Bo,XU Yan
(Institute of Electronic Engineering,China Academy of Engineering Physics,Mianyang Sichuan 621999,China)
Abstract: For the storage and retransmission systems, aiming at the characteristics of randomness of
data and asynchronization with different interfaces, a kind of transaction-level data structure and a
reference model are presented which are different from the typical verification platform. A so-called
Universal Verification Methodology(UVM)-based System Verilog verification platform is built. According
to the results of verification, both the random constraint and verification process can be controlled flexibly.
The test bench and test cases are optimized. This platform can improve the verification efficiency and
platform reusability. It well meets the requirements of verification of very large scale programmable logic
devices.
Keywords: Universal Verification Methodology(UVM);System Verilog;stora
文档评论(0)