计算机组成原理 第23讲_DMA.pptVIP

  1. 1、本文档共27页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
jlsheng@ Computer Organization 青岛理工大学 第10章 输入输出系统 * * 实验课题5 组合逻辑控制单元设计 实验内容: 按照题目要求用硬布线(组合逻辑)控制法设计一个简单模型机的控制单元CU(微操作信号产生电路),决定外部的端口(名称、有效电平)和内部各元件的连接,画出系统框图和逻辑图,设计仿真数据,用VHDL编程和仿真。 一、主要元件设计 1.指令译码器 功能要求:3-8译码器。 (2学时) 实验课题5 组合逻辑控制单元设计 实验内容: 一、主要元件设计 2.控制单元 功能要求: 假设该模型机有8条不同类型的指令。包括:算术运算、逻辑运算、移位、数据传送、访存操作、转移等。根据每条指令的功能和时序,分析其执行过程中需要在各个阶段产生的全部微操作,导出产生这些微操作控制信号的逻辑。 提示:需要决定指令周期包括哪几个机器周期,每个机器周期包括几拍,每拍包括几个时钟,以及时钟周期是多少nS。有些操作可能还需要规定是在时钟的上升沿或是在时钟的下降沿进行。 实验课题5 组合逻辑控制单元设计 二、顶层设计 用层次结构设计的方法设计一个控制单元CU(微操作控制信号产生电路)。包括指令译码器和控制单元。 功能要求: 能够正确产生8条不同指令在执行过程中(每个机器周期、每拍)发出的全部微操作。 三、仿真 设计仿真波形数据,要考虑到所有可能的情况。在实验报告中必须清楚说明仿真波形数据是怎样设计的。 提示:仿真输入波形包括三级时序信号。 计算机组成原理 Principles of Computer Organization 广义双语教学课程 09/skyclass25/ 青岛理工大学 校级精品课程 /ec/C84/ Chapter 10 Input/output System Many I/O tasks can be fairly complex and require logic to be applied to the data to convert formats and other similar duties. (3) In these situations the simplest solution is to ask the CPU to handle the logic, but due to the fact that the I/O devices are very slow, the CPU would end up wasting a huge amount of time (in computer perspective) sitting idle waiting for the data from the device.. §10.3 DMA输入输出方式 DMA是I/O设备与主存储器之间由硬件组成的直接数据通路,用于磁盘等高速I/O设备与主存之间的成组数据传送。 DMA数据传送是在DMA控制器的控制下进行的。 Direct Memory Access §10.3.1 DMA的工作方式 DMA传送需要使用系统总线,因而有4种可能的工作方式。 1.CPU暂停方式 在DMA进行一个数据块的传送期间,CPU放弃总线,不访问主存。DMA完成一个数据块的传送后,把总线控制权还给CPU。 2.交替方式 把每个总线周期分成两个时间片,CPU和DMA交替分时使用总线。 DMA CPU 总线周期 3.CPU周期窃取方式 (Cycle-Stealing) DMA每传送一个字节/字,占用(窃取)CPU的一个总线周期。 在这个周期内,如果CPU(进行内部操作)正好不使用总线,则对CPU的工作无影响。 如果CPU也需要使用总线,则必须等待DMA传送完成后(一个总线周期的时间)才能使用总线。 4.仲裁方式 当系统中有多个主控设备(处理机,通道,IOP,DMAC),每个主控设备要使用系统总线都必须申请。 总线控制器根据申请总线的设备的优先级做出仲裁,把总线在该周期的控制权交给优先级最高的设备。 取得总线控制权的设备可以在该周期内使用总线访问存储器或进行输入/输出,然后交回总线控制权。 DMA的优先级高于CPU和其他设备。 实际在计算机系统中使用的是周期窃取方式和仲裁方式。 §10.3.2 DMA控制器组成 DMA接口(DMA控制器)包括多个设备寄存器、中断控制和DM

文档评论(0)

peace0308 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档