基本结构与编程技术.pdf

  1. 1、本文档共26页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
EDA技术基础 第二章 FPGA/CPLD基本结构与编程技术 PLD 概述 数字电路系统都可由基本门来构成:与、或、非、和传输门。 基本门可以构成两种电路:组合电路和时序电路。 任何组合电路可以由 “与或门”实现,任何时序电路可以由组合 电路加上存储元件来实现。 PLD:与或门 FPGA:SRAM查找表 输 输入 与 或 输出 输 入 缓冲 阵 阵 缓冲 出 … 电路 列 列 电路 … PLD 概述 PLD的发展历程 20世纪70年代 20世纪70年代末 20世纪80年代初 熔丝编程的 AMD公司 PROM和PLA 推出PAL GAL器件 器件 器件 20世纪80年代中期 20世纪80年代末 进入20世纪90年代后 内嵌复杂 FPGA器件 CPLD器件 功能模块 CPLD器件 的SoC EDA技术实现 目标 PLD的分类 按规模分类 PLD 可编程逻辑器件 ( ) 简单PLD 复杂PLD PROM PLA PAL GAL CPLD FPGA EDA技术实现 目标 从编程工艺上划分: 熔丝 (Fuse)型器件 反熔丝 (Anti-fuse)型器件 EPROM型。称为紫外线擦除电可编程逻辑器件 EEPROM型 SRAM型 Flash型 PLD基本原理 PROM 编程方式:或阵列编程,与阵列不可编程。 特点:利用率不高。 PLA 编程方式: PLA是与或阵列都可以编程。 特点:利用率高,但运行速度较低 PAL 编程方式:与阵列编程,或阵列不可编程。一次性可编程。 特点:运行速度有所提高,设计不够灵活、修改不方便 以上几种类型都已经淘汰 ! 通用阵列逻辑器件GAL GAL (通用阵列逻辑器件) 首次在PLD上采用了EEPROM工艺,使得GAL具有电可擦除重复 编程的特点,彻底解决了熔丝型可编程器件的一次可编程问题。 GAL在 “与-或”阵列结构上沿用了PAL的与阵列可编程、或阵列固 定的结构,但对PAL的输出I/O结构进行了较大的改进,在GAL的输 出部分增加了输出逻辑宏单元OLMC (Output Macro Cell)。 编程方式:与阵列编程,或阵列不可编程。可反复编程。 特点:I/O不够灵活,内部资源较少、编程不方便。 复杂可编程逻辑器件CPLD CPLD (Complex Programmable Logic Device)

文档评论(0)

peace0308 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档