- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第6章 时序逻辑电路
6.1 时序逻辑电路的分析
6.2 常用时序逻辑电路
6.3 时序逻辑电路的设计
重点掌握
1、时序逻辑电路的表示、分析和设计方法。
2、寄存器及其应用。
3、计数器及其应用。
6.1 时序逻辑电路的分析
6.1.1 时序逻辑电路分类及表示方法
6.1.2 时序逻辑电路的一般分析方法
6.1.1 时序逻辑电路分类及表示方法
一、时序逻辑电路与组合逻辑电路之比较
1、组合逻辑电路的一般结构
图6.1 组合逻辑电路结构图
逻辑函数表达式:Z = F (X)
2、时序逻辑电路的一般结构
输入变量:X , X , … X , … X ;
0 1 i n-1
输出变量:Z , Z , … Z , … Z ;
0 1 i m-1
驱动输入:D , D , … D , … D ;
0 1 i j-1
输出状态:Q , Q , … Q , … Q 。
0 1 i k-1
n+1 n n
状态方程组:Q =F [D ,Q ];
1
n+1 n n
驱动方程组:D =F [X ,Q ];
2
n+1 n n
输出方程组:Z =F [X ,Q ] 。
3
图6.2 时序逻辑电路结构图
二. 时序逻辑电路(Sequential Logic Circuit)
1、定义:某一时刻电路输出不仅与该时刻电路的输入组合
有关,还与前一时刻的输出状态(电路中触发器初态)有关。
J Q JK触发器特性方程:
F
K CP Qn+1= JQn +KQn
图6.3 JK触发器
2、特点
①时序电路常包含组合电路和存储电路(触发器必不可少);
②存储电路的输出状态必须反馈到组合电路的输入端,与输入
信号共同决定组合电路输出。
文档评论(0)