EDA课程设计数字时钟.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
序号 综合成绩 优秀( )良好( ) 中等( )及格( ) 不及格( ) 教师(签名) 批改日期 《EDA技术》课程设计报告 课题: 数字电子钟逻辑电路设计 院系 电子与电气工程学院 专业 电气工程及其自动化 班级 学号 姓名 指导教师 杨银贤、王文杰、叶晓婷、王晓辉 起止日期 2014-12-18至2014-12-19 2014年 12 月 PAGE \* MERGEFORMAT PAGE \* MERGEFORMAT 0 目录 TOC \o 1-3 \u 一、课程设计任务及要求 PAGEREF _Toc15839 1 1.1实验目的 PAGEREF _Toc9078 1 1.2功能设计 PAGEREF _Toc12483 1 二、整体设计思想 PAGEREF _Toc11155 1 2.1性能指标及功能设计 PAGEREF _Toc31784 1 2.2总体方框 PAGEREF _Toc3014 2 2.3FPGA芯片介绍 PAGEREF _Toc19334 2 三、编译与调试 PAGEREF _Toc10348 3 3.1数字钟的基本工作原理: PAGEREF _Toc17788 3 3.1.1调时、调分信号的产生 PAGEREF _Toc31348 3 3.1.2计数显示电路 PAGEREF _Toc200 4 3.2设计思路 PAGEREF _Toc24838 4 3.3设计步骤 PAGEREF _Toc32200 5 3.3.1工程建立及存盘 PAGEREF _Toc27007 5 3.3.2工程项目的编译 PAGEREF _Toc12563 5 3.3.3时序仿真 PAGEREF _Toc2071 6 3.3.4引脚锁定 PAGEREF _Toc20476 6 3.3.5硬件测试 PAGEREF _Toc20204 6 3.3.6实验结果 PAGEREF _Toc22002 7 四、程序设计 PAGEREF _Toc24142 8 五、实验电路图 PAGEREF _Toc12828 16 5.1实验原理图 PAGEREF _Toc24701 16 5.2 PCB图 PAGEREF _Toc18087 16 六、心得体会 PAGEREF _Toc13367 17 七、 参考文献 PAGEREF _Toc28564 18 PAGE \* MERGEFORMAT PAGE \* MERGEFORMAT 1 一、课程设计任务及要求 1.1实验目的 1)掌握VHDL语言的基本运用 2)掌握QuartusII的简单操作并会使用EDA实验箱 3)掌握一个基本EDA课程设计的操作 1.2功能设计 要求显示格式为小时-分钟-秒钟,整点报时,报时时间为5 秒,即从整点前5 秒钟开始进行报时提示,LED 开始闪烁,过整点后,停止闪烁。调整时间的按键用按键模块的S1 和S2,S1 调节小时,每按下一次,小时增加一个小时,S2 调整分钟,每按下一次,分钟增加一分钟。另外用S8 按键作为系统时钟复位,复位后全部显示00-00-00。 二、整体设计思想 2.1性能指标及功能设计 1)时、分、秒计时器 时计时器为一个24进制计数器,分、秒计时器均为60进制计数器。当秒计时器接受到一个秒脉冲时,秒计数器开始从00计数到59,此时秒显示器将显示00、01、02、...、59、00;每当秒计数器数到00时,就会产生一个脉冲输出送至分计时器,此时分计数器数值在原有基础上加1,其显示器将显示00、01、02、...、59、00;每当分计数器数到00时,就会产生一个脉冲输出送至时计时器,此时时计数器数值在原有基础上加1,其显示器将显示00、01、02、...、23、00。 2)校时电路 当开关拨至校时档时,电子钟秒计时工作,通过时、分校时开关分别对时、分进行校对,开关每按1次,与开关对应的时或分计数器加1,当调至需要的时与分时,拨动reset开关,电子钟从设置的时间开始往后计时。 2.2总体方框 2.3FPGA芯片介绍 SOPC-NIOSII EDA/SOPC实验开发系统是根据现代电子发展的方向,集EDA和SOPC系统开发为一体的综合性实验开发系统,除了满足高校专、本科生和研究生的SOPC教学实验开发之外,也是电子设计和电子项目开发的理想工具。整个开发系统由核心板SOPC-Nio

文档评论(0)

peace0308 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档