锁相环频率合成.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
锁相环的发展历史、运用和芯片介绍 姓名:撸自身 学号:XX00XX00XX00 摘 要: 本文分三个部分,主要介绍了锁相环的发展历程,以及频率合成器在现代数字电路系统中的运用,最后,介绍了两块锁相环芯片:集成锁相环芯片Si4133和微波集成锁相环芯片ADF4106。让我们对锁相技术有比较好的认识和理解。 关键字: 锁相环 频率合成器 锁相环芯片 引 言: 在当今数字电路高速发展的时代,集成电路的规模越来越大,集成的环路器件、通用和专用集成单片PLL,使锁相环逐渐变成了一个低成本、使用简便的多功能器件,使它在更广泛的领域里获得了应用。所以,无论是哪一方面的电路设计,都离不开锁相技术,了解其基本的知识,能对我们理解电路有更好的帮助。 正 文: (一)锁相环路的发展历史 锁相技术是通信、导航、广播与电视通信、仪器仪表测量、 数字信号处理及国防技术中得到广泛应用的一门重要的自动反馈控制技术。 锁相技术是实现相位自动控制的一门科学,是专门研究系统相位关系的新技术。从30年代发展开始,至今已逐步渗透到各个领域,早期是为了解决接收机的同步接收问题,后来应用在了电视机的扫描电路中,特别是空间技术的出现,极大推动了锁相技术的发展。近来,锁相技术的应用范围已大大拓宽了,在通信、导航、雷达、计算机直至家用电器。与此同时,锁相技术的结构也从基本的两阶发展到了三阶甚至高阶,从单环发展到了复合强,其中鉴频鉴相器之所构成的锁相环路因其具有易于集成、锁定速度快、锁定范围宽等优点,成为如今广泛应用的一种结构。 对锁相原理的数学理论描述方面,可追溯到20世纪30年代。1932年,在已经建立的同步控制理论基础上,Bellescize提出了同步检波理论,第一次公开发表了对锁相环路(PLL)的数学描述。众所周知,同步检波的关键技术是要产生一个本振信号,该信号要与从接收端送载检波器的输入载波信号频率相同,否则检波器的输出信号会产生很大的误差,即接收端无法恢复出发送端所发送送信号。而一般的自动频率控制技术中,由于有固有的频率误差而无法满足上述要求。而要保持两个振荡信号频率相等,则必然要使这两个信号相位位差保持恒定,反之亦然,这种现象称之为频率同步或相位锁定,也是锁相技术最基本的概念和理论基础。但当时,这一理论并未得到普遍重视,直到1947年,锁相技术才第一次得到实际的应用,被运用在电视机的水平扫描线的同步装置中。50年代,杰费和里希廷第一次发表了有关PLL线性理论分析的论文,解决了PLL最佳化设计的问题。60年代,维特比研究了无噪声PLL的非线性理论问题,发表了相干通信原理的论文,70年代,Lindsy和Charles在做了大量实验的基础上进行了有噪声的一阶、二阶及高阶PLL的非线经理论分析,直到目前,各国学者仍在对锁相理论和运用进行着广泛而深入的研究。由于技术上的复杂性和较高的生产成本,早期PLL的应用领域主要是在航天、精密测量仪器等方面。直到20世纪70年代,随着集成电路的发展,开始出现集成的环路器件、通用和专用集成单片PLL,使锁相环逐渐变成了一个低成本、使用简便的多功能器件,使它在更广泛的领域里获得了应用。如今,PLL主要应用在调制解调、频率合成、彩色电视机副载波提取、雷达、FM立体声解码等各个领域。随着数字技术的发展,还出现了各种数字PLL,它们在数字通信中的载波同步、位同步、相干解调等方面起重要的作用。 锁相环路的发展主要经历一下主要过程: ·20世纪30年代——接收设备锁相同步控制 ·20世纪40年代——电视接收同步扫描 ·20世纪50年代——锁相接收机实现卫星通信技术 ·20世纪60年代——各部件制作费用昂贵,所以它的发展受限制 ·20世纪70年代——成为现代通信、电子技术领域中不可缺少的重 要控制技术 ·20世纪80年代以后——数字锁相、集成锁相以及频率合成技术, 大 大推动数字通信、卫星通信的发展 总之,锁相环路是朝着集成化,多用化,数字化的方向发展。 (二)频率合成器在通信系统中的应用 数字锁相环(DPLL)技术在数字通信、无线电电子学等众多领域得到了极为广泛的应用。与传统的模拟电路实现的PLL相比,DPLL具有精度高、不受温度和电压影响、环路带宽和中心频率编程可调、易于构建高阶锁相环等优点。随着集成电路技术的发展,不仅能够制成频率较高的单片集成锁相环路,而且可以把整个系统集成到一个芯片上去。在基于FPGA的通信电路中,可以把全数字锁相环路作为一个功能模块嵌入FPGA中,构成片内锁相环。一般同步串行口通信方式的同步串行口之间的数据传输除了数据线外还必须有专门的同步时钟线,这种连接方式不但需要增加一条线路,同步性能受环境的影响还较大。利用数字锁相环可以从串行位流

文档评论(0)

a13355589 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档