西安邮电大学可编程逻辑实验报告.docVIP

西安邮电大学可编程逻辑实验报告.doc

  1. 1、本文档共22页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
西安邮电学院可编程逻辑实验报告 可编程逻辑实验 院系名称 : 电子工程学院 学生姓名 : 专业名称 : 电子科学与技术 班 级 : 学号 : 实验名称:门电路的设计 实验一:用原理图输入法设计门电路 实验目的:1.掌握PLD芯片的基本使用方法,熟悉EDA软件MAX+plus的操作。 学会利用软件仿真和实现用硬件对数字电路的逻辑功能进行验证和分析。 器材:PC 实验内容:实现1、F=/AB 2、F=AB+CD 实验结果: F=/AB 原理图: 仿真结果: F=AB+CD 原理图: 仿真结果: 实验二:用原理图输入法设计门电路 实验目的:1.进一步掌握PLD芯片的基本使用方法,熟悉EDA软件MAX+plus的操作。 2.学会利用软件仿真和实现用硬件对数字电路的逻辑功能进行验证和分析。 3.学习初步的VHDL程序设计方法。 器材:PC 实验内容:实现3、F=A⊕B 4、F=/abc+/d 实验结果: F=A⊕B 源程序: library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; use ieee.std_logic_arith.all; entity xor2 is port(a,b:in std_logic; F:out std_logic); end; architecture main of xor2 is begin F=a xor b; end; 仿真结果: F=/abc+/d 源程序: library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; use ieee.std_logic_arith.all; entity zhonghe is port(a,b,c,d:in std_logic; F:out std_logic); end; architecture main of zhonghe is signal g,h,y,m,n:std_logic; begin m=not a; g=m and b; h=g and c; n=not d; y=h or n; F=y; end; 仿真结果: 实验小结: 本实验为第一次DEA实验,不免有些兴奋和好奇,加之老师讲的比较好,所以基本上没有遇到什么问题。虽然提前有预习过,但是老师还是一点点的细细讲,我很佩服。老师使我们在短时间内,学会了MAX+plus的使用方法。原理图输入法,文本输入法基本都会了。不过还是出了些问题。比如很容易忘记,将当前工程选中。在文本编写时,必须保持文件名与实体名一致,且扩展名为“.vhd”。总之,这次实验做得还不错。 实验名称:组合逻辑电路的设计 实验三:编译码器设计 实验目的:a)熟悉组合逻辑电路的VHDL描述方法。 b)熟练掌握“case”语句和“if…else…”语句的用法。 器材:PC 实验内容:实现1、输入8421BCD码,输出余3码 2、设计优先编码器 实验结果: a)输入8421BCD码,输出余3码 源程序: library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity shiyan3 is port(X0,X1,X2,X3:in std_logic; Y0,Y1,Y2,Y3:out std_logic); end; architecture rel_1 of shiyan3 is signal a,b,c,d, e,f,g,h,i,j,k,l,m,n:std_logic; begin a=not X3; b=not X2; c=not X1; d=not X0; e=a and d; f=b and c and d; Y0=e or f; g=a and c and d; h=a and X1 and X0 ; Y1=f or g or h; i=a and X2 and c and d; j=b and c and X0; k=a and b and X1; Y2=i or j or k; l=X3 and b and c; m=a and X2 and X0; n=a and X2 and X1; Y3=l or m or n; end; 实验结果: b)设计优先编码器 源程序: library ieee; use ieee.std_logic_1164.all; use ieee.std_lo

文档评论(0)

peace0308 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档