- 1、本文档共13页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
可编辑版
Word完美格式
目录
1前言 1
2二级运算放大器电路 1
2.1电路结构 1
2.2设计指标 2
Cadence仿真软件 3
3.1 schematic原理图绘制 3
3.2 生成测试电路 3
3.3 电路的仿真与分析 4
3.1.1直流仿真 4
3.1.2交流仿真 4
3.4 版图绘制 5
3.4.1差分对版图设计 6
3.4.2电流源版图设计 7
3.4.3负载MOS管版图设计 7
3.5 DRC LVS版图验证 8
3.5.1 DRC验证 8
3.5.2 LVS验证 8
4结论 9
5参考文献 9
Word完美格式
摘要
本文利用cadence软件简述了二级运算放大器的电路仿真和版图设计。以传统的二级运算放大器为例,在ADE电路仿真中实现0.16umCMOS工艺,输入直流电源为5v,直流电流源范围27~50uA,根据电路知识,设置各个MOS管合适的宽长比,调节弥勒电容的大小,进入stectre仿真使运放增益达到40db,截止带宽达到80MHz和相位裕度至少为60。。版图设计要求DRC验证0错误,LVS验证使电路图与提取的版图相匹配,观看输出报告,要求验证比对结果一一对应。
关键词:cadence仿真,设计指标,版图验证。
Abstract
In this paper, the circuit simulation and layout design of two stage operational amplifier are briefly described by using cadence software. In the traditional two stage operational amplifier as an example, the realization of 0.16umCMOS technology in ADE circuit simulation, the input DC power supply 5V DC current source 27~50uA, according to the circuit knowledge, set up each MOS tube suitable ratio of width and length, the size of the capacitor into the regulation of Maitreya, the simulation of stectre amplifier gain reaches 40dB, the cut-off bandwidth reaches 80MHz and the phase margin of at least 60.. The layout design requires DRC to verify 0 errors, and LVS validation makes the circuit map matching the extracted layout, viewing the output report, and requiring verification to verify the comparison res
文档评论(0)