- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA实验报告_硬件电子琴电路设计
EDA实验报告
课程名称: EDA技术 实验名称: 硬件电子琴电路设计
班级: 姓名:
指导老师: 签名:
实验目的
学习利用数控分频器设计硬件电子琴实验。
实验仪器
计算机一台;Quartus Ⅱ软件;U盘。
实验内容与步骤
在Quartus Ⅱ完成音阶发生器模块TONE和数控分频器模块Speaker的设计,然后完成硬件电子琴顶层文件的设计,最后检查设计是否正确。
1、数控分频器Speaker
(1)完整的VHDL程序描述
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
ENTITY Speaker IS
PORT ( clk1 : IN STD_LOGIC;
Tone1 : IN INTEGER RANGE 0 TO 16#7FF#;
SpkS : OUT STD_LOGIC );
END;
ARCHITECTURE one OF Speaker IS
SIGNAL PreCLK , FullSpkS : STD_LOGIC;
BEGIN
DivideCLK : PROCESS(clk1)
VARIABLE Count4 : INTEGER
BEGIN
PreCLK = 0; -- 将CLK进 11分频,PreCLK为C L 11K 6分频
IF Count4 11 THEN PreCLK = 1; Count4 := 0;
ELSIF clk1EVENT AND clk1=1 THEN Count4 := Count4 + 1;
END IF;
END PROCESS;
GenSpkS : PROCESS(PreCLK, Tone1)
VARIABLE Count11 : INTEGER RANGE
BEGIN -- 11位可预置计数器
IF PreCLKEVENT AND PreCLK = 1 THEN
IF Count11=16#7FF# THEN Count11 := Tone1; FullSpkS = 1;
ELSE Count11:=Count11 + 1; FullSpkS = 0;
END IF;
END IF;
END PROCESS;
DelaySpkS : PROCESS(FullSpkS)
VARIABLE Count2 : STD_LOGIC;
BEGIN
IF FullSpkSEVENT AND FullSpkS = 1 THEN Count2 := NOT Count2;
IF Count2 = 1 THEN SpkS = 1;
ELSE SpkS = 0;
END IF;
END IF;
END PROCESS;
END;
(2)模块图形符号及逻辑功能描述
图1 数控分频器Speaker模块
图2 数控分频器Speaker硬件电路
2、端口TONE的设计
(1)完整的VHDL程序描述
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
ENTITY Tone IS
PORT ( Index : IN STD_LOGIC_VECTOR(7 DOWNTO 0);
CODE : OUT
HIGH : OUT STD_LOGIC;
Tone : OUT INTEGER
END;
ARCHITECTURE one OF Tone IS
BEGIN
Search : PROCESS(Index)
BEGIN
CASE Index IS -- 译码电路,查表方式,控制音
文档评论(0)