基于FPGA的网络路由器报文交换算法及实现-软件工程专业论文.docxVIP

基于FPGA的网络路由器报文交换算法及实现-软件工程专业论文.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
两北T业大学硕十学付论文摘要 两北T业大学硕十学付论文 摘要 随着现代互联网规模的不断扩大,网络数据流量迅速增长,传统的路由器已 经无法满足网络的交换和路由需求。当前,新一代路由器普遍利用了交换式路由 技术,通过使用交换背板以充分利用公共通信链路,有效的提高了链路的利用率, 并使各通信节点的并行通信成为可能。硬件系统设计中结合了专用网络处理器, 可编程器件各自的特点,采用了基于ASIC,FPGA,CPLD硬件结构模块化的设计 方法。基于ASIC技术体系的GSR的出现,使得路由器的性能大大提高。但是, 这种路由器主要满足数据业务(文字,图象)的传送要求,不能解决全业务(语 音,数据,视频)数据传送的需要。随着网络规模的扩大,矛盾越来越突出,而 基于网络处理器技术的新一代路由器,从理论上提出了解决GSR所存在问题的解 决方案。 基于网络路由器技术实现的路由器,采用交换FPGA芯片硬件实现的方式, 对路由器内部各种单播、多播数据包进行路由转发,实现网络路由器与外部数据 收发芯片的数据通信。本文主要针对路由器内部交换FPGA芯片数据转发流程的 特点,分析研究了传统交换FPGA所采用的交换算法,针对简单FIFO算法所产生 的线头阻塞现象,结合虚拟输出队列(VOQ)机制及队列仲裁算法(RRM)的特点, 并根据实际设计中各外围接口芯片,给出了一种消除数据转发过程中出现的线头 阻塞的iSLIP改进算法。针对实际网络单播、多播数据包在数据转发处理过程的 不同,给出了实际的解决方案。并对FPGA外部SSRAM包缓存带宽的利用,数据 转发的包乱序现象及FPGA内部环回数据包的处理流程作了分析并提出了解决方 案,有效的提高了路由器数据交换性能。 根据设计方案所采用的算法的实现方式,结合FPGA内部部分关键模块的功 能特点及性能要求,给出了交换FPGA内部可用BlockRam资源合理的分配方案及 部分模块的设计实现,满足了实际的设计要求。所有处理模块均在Xiiinx公司 的FPGA芯片中实现。 关键词:FPGA,网络处理器,数据包,虚拟输出队列,FIFO 西北工业大学硕十学伊论文Abstract 西北工业大学硕十学伊论文 Abstract Along with the incessant expansion of the modem interact scale and rapid in.ease of data stream on net,traditional router can not meet to the requirement of the data exchange and routing.Presently the new generation of muter has used the exchange type of routing technology generally,and utilized the exchange backboard in order to make the full use of the public correspondence link,enhance the use factor of the link effectively,and make the parallel correspondence of each correspondence node possible.111e hardware system design unifies respective characteristic of the private network processor and the programmable component,uses the design method of based on structural modulation of ASIC,FPGA,CPLD hardware.Thc appearance of GSR based on the ASIC technical system causes the performance of the router enhancing greatly.But this kind of router mainly satisfies the transmission request of the data service(1etter,imam),and can not solve the entire service(voice,data, video).So the contradictory becomes more and more prominent along with expansion of the network scale.

您可能关注的文档

文档评论(0)

131****9843 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档