- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
;2. 脉冲信号:是一种跃变信号,并且持续时间短暂。;第9模块:门电路与组合逻辑电路;9.1 基本逻辑运算;9.1 基本逻辑运算;二、基本逻辑运算;当 B = 1 时,F = A 门打开;2. 逻辑或:决定事情的条件有一个以上的条件具备时,事情就会发生。;信号输入端;3、逻辑非:决定事件的条件具备时,事件不发生,反之事件发生。;复合逻辑运算:与、或、非三种基本运算的组合,由相应的逻辑电路或开关电路来实现。;2、 或非门运算;9.1 基本逻辑运算;4、 异或运算; 同或门逻辑符号;; 名称;9.2 TTL门电路;9.2 TTL门电路;电平的高低一般用“1”和“0”两种状态区别,
若规定高电平为“1”,低电平为“0”则称为正逻辑。
反之则称为负逻辑。
若无特殊说明,均采用正逻辑。;3、门电路的分类;输入级;;;;F;一、逻辑代数
二、 组合逻辑电路的分析
三、 组合逻辑电路的设计;1、逻辑函数:用基本逻辑运算将逻辑变量连接起来的表达式。;公式名称;公式名称;对偶规则:对于任意一个逻辑函数式F,如下处理:
(1)把式中的运算符“?”换成“+”,“+”换成“?”;
(2)同时把常量0换成1,1换成0。
对偶规则的基本性质是:如果两个函数式相等,则它们相应的对偶式也相等。;;1.组合逻辑电路:
由基本逻辑门电路构成,任意时刻电路的输出状态决定于该时刻的输入状态,与该时刻以前电路的状态无关。;(1)由逻辑图写出输出端的逻辑表达式;
(2)运用逻辑代数运算公式和规则变换并化简;
(3)列逻辑状态表;
(4)分析逻辑功能。;【例9.4-2】:分析下图的逻辑功能;F;B;= A· AB+B · AB ;根据逻辑功能要求;【例9.4-3】设计三人(A、B、C)表决电路。每人有一按键,赞同,按键,表示1;如不赞同不按键,表示0。表决结果用指示灯表示,多数赞同,灯亮为1,反之灯不亮为”。试用与非门实现该电路。;(3) 变换并化简逻辑表达式;解:;【例9.4-4]:设三人(A、B、C)表决电路。三人中C赞同或多数赞同,灯亮为1,反之灯不亮为0。试实现表决电路的组合逻辑电路。;一、半加器
二、 全加器;Ai;3、逻辑表达式;1、考虑低位的进位,能实现两个一位二进制数相加。;;;9.6 编 码 器;1、二进制编码器:n 位二进制代码有 2n 种组合,可以表示 2n 个信息。
;;0 0 1;1)将十进制数 0~9 编成二进制代码的电路;;【例9.6-1】设计一个用与非门实现的二-十进制编码器。;(3)十键8421码编码器的逻辑图;(3)改进的十键8421码编码器的逻辑图;1)优先编码器:是一种允许同时输入两个以上的有效输入信号的编码器,优先编码器给所有的输入信号规定了优先顺序,当多个输入信号同时有效时,只对其中优先级最高的一个信号进行编码。;输入; 译码:将具有特定含义的二进制代码变换成一定的输出信号,以表示二进制代码的原意,这一过程称为译码。;8个;;C;;(2)74LS138 3线-8线译码码器真值表;1、数据显示译码器:在数字电路中,把数字量翻译成数字显示器能识别信号的译码器,例如七段显示译码器。;2. LED数码显示器 ;;9.7译码器与数字显示;4.三态门应用:;1、电路结构:R1VT1VT2 的电路和 R11VT11VT12的电路完全相同。VT2 和VT12对应的集电极和发射极并联。 ;该电路是将TTL或非门电路的输入端改用多发射极晶体管。 ;(1)A = B = 0 时;(3)A = 0,B =1
或A = 1,B =0时;1、常用TTL集成门电路;生产公司的名称。如:SN表示美国Texas公司、HD表示日本HITACHI公司。
54表示军品,工作温度范围为:-55~125℃;74表示民品和工业品,工作温度范围为:0~70℃。
表示产品的系列。如:H、S、LS、AS、ALS和F等,缺省表示是标准系列。
集成电路逻辑功能编号。如:00表示的是两输入四与非门。
产品封装形式。如:DIP为双列直插式。; 注意;一、CMOS与门电路
二、 CMOS与非门电路
三、 CMOS或非门电路;;(1)当 A=1,B =1时,
VT1 与 VT2 同时导通,
VT4 与 VT3 同时截止,
→F=0。;B
原创力文档


文档评论(0)