多功能数字钟设计实验报告XilinxEDABasys2华中科技大学HUST.docx

多功能数字钟设计实验报告XilinxEDABasys2华中科技大学HUST.docx

多功能数字钟设计实验报告 院系:电子与通信工程学院 姓名:郭世康 班级:1301 学号:U201313639 指导教师:唐祖平 实验目标 掌握可编程逻辑器件的应用开发技术 ——设计输入、编译、仿真和器件编程 熟悉EDA软件使用 掌握Verilog HDL设计方法 分模块、分层次数字系统设计 实验内容要求 基本功能 能显示小时、分钟、秒钟(时、分用显示器,秒用LED) 能调整小时、分钟的时间 提高要求 任意闹钟;(1分) 小时为12/24进制可切换(1分) 报正点数(几点钟LED闪烁几下)(1分) 实验条件 Xilinx工程环境,win7操作系统,BASYS2实验板。 实验设计 1.设计分析 数字钟大体上由2个60进制计数器,1个24进制计数器构成,中间有数据选择器进行连接。为实现提高功能,还需12进制计数和整点判断模块。下图为数字钟层次结构图。 2. 实验原理 振荡器产生稳定的高频脉冲信号,作为数字钟的时间基准

文档评论(0)

1亿VIP精品文档

相关文档