基于FPGA的软硬件协同设计技术在数据获取系统设计-IHEPindico.PDFVIP

基于FPGA的软硬件协同设计技术在数据获取系统设计-IHEPindico.PDF

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的软硬件协同设计技术在数据获取系统设计-IHEPindico.PDF

基于FPGA的软/硬件协同设计技 术在数据获取系统设计中的应用 王强 刘振安 徐昊 孙德晖 赵京周 林海川 中国科学院高能物理研究所 核探测与核电子学国家重点实验室 2011年7月6日 内容摘要 基于FPGA的软/硬件协同处理技术介绍 基于FPGA的片上数据获取系统 软/硬件协同设计的实现 – 硬件计算平台 – 通用嵌入式设计 – 片上数据流控制 软/硬件协同设计的验证 结论 2 软/硬件协同设计 传统的提高嵌入式系统性能的设计方式 Memory 通用的嵌入式系统 硬件加速 ASIC Memory UART GPIO Ethernet Controller FPGA Peripheral Bus DSP 特定软件 Embedded  嵌入式软件设计 Processor 或固件设 ASSP 计 软/硬件协同设计相关的研究课题 Memory 在单片FPGA内实现的系统 • 提高设计效率 Memory UART GPIO Ethernet • 广阔的优化空间 Controller • 灵活的软/硬件划分 Peripheral Bus • 单一的设计流程 • …… PowerPC 现代FPGA逻辑资源不断丰富 MicroBlaze 性能越来越强 应用加速器 应用加速器 应用加速器 应用加速器 3 HW Core 1 HW Core 2 HW Core 3 HW Core 4 软/硬件协同设计 触发与数据获取系统(以BESIII为例) 基于FPGA进行实时事例筛选 在VME机箱内基于PowerPC单板 机进行总线读出 读出的数据通过以太网传输到 在线PC Farm进行在线处理 Virtex4FX60平台型FPGA提供的资源 56,880 Logic Cell 6.5Gbps RocketIO 450MHz PowerPC405硬核 MAC硬核 XtremeDSP Slice(DSP48)

文档评论(0)

zcbsj + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档