面向全分布式VLIW结构部分互连探究.docx

面向全分布式VLIW结构部分互连探究.docx

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
摘要:随着VLSI技术的发展,传统的采用了全互连 网络的全分布式超长指令字结构的功能单元通信开销,成为 制约着处理器频率增加和规模扩大的瓶颈?在分析应用程序 特征的基础上,利用定义的5种通信模式提出了多种全分布 式超长指令字部分互连结构,分析了由全互连结构变为部分 互连结构通信方式上的改变,并完成了功能单元指派和通信 调度等相关的编译调整?模型分析和实验数据表明,相比全 互连结构,部分互连结构在程序性能些微降低的情况下,面 积、功耗等资源开销大幅减少,并呈现出良好的可扩展性. 关键词:超长指令字;全互连;部分互连;可扩展性 中图分类号:TP393文献标识码:A Research on Partial-connected Crossbar for Full-distributed VLIW Architecture SHI Zi-long, YANG Qian-ming, WEN Mei, ZHANG Chun-yuan, WU Nan, QIAO Yu-ran (College of Computer, National Univ of Defense Technology, Changsha, Hunan 410073, China) Abstract: With the development of VLSI technology, the communication overhead of functional units of the full-connected network for full-distributed VLIW has become a bottleneck restricting the increase in processor frequency and scale? Based on the analysis on the characteristics of the application and 5 defined communication models, a variety of partial-connected architectures for fully-distributed VLIW were presented. The difference between partial~cormected and full-connected architectures was analyzed and the related compilation modulation was accomplished , especially function unit designation and communication scheduling? Model analysis and experimental data show that, compared with full-connected architecture , partial-connected architecture can substantially reduce area and power consumption and resource overhead, and gain considerable scalability, while program performance is slightly lower? Key words : VLIW ; full-connected ; partial-connected; scalability 应用的极度膨胀对计算性能的追求是永无止境的,也推 进了嵌入式技术的高速发展?但近年来,VLSI技术进入纳米 级工艺时,继续缩小器件尺寸遇到了前所未有的阻力?另外, 由于亚阈值电流影响[1],过去几十年用于实现“立方”能 量缩放(每器件的能量按器件基本特征尺寸减少的三次方缩 减)不变的现场缩放方法也走到了终点?此外,线资源愈趋 昂贵,在0. 13 nm工艺下,将一个64位数据在片上全局传 输的功耗是执行一个64位浮点操作功耗的20倍[2].能效方 面,典型嵌入式应用的需求开始突破100 Mops/mW,甚至达 到1 000 Mops/mW.总的来说,在现代VLSI技术下,计算单 元相对廉价而计算单元之间的通讯较昂贵,同时整个芯片面 临着严重的功耗问题,在设计处理器体系结构时,必须加以 仔细而慎重的考虑. 超长指令字(VLIW)技术通过编译来开发指令级并行 (ILP),使得硬件实现非常简单,是一种公认的高性能、低 功耗的体系结构技术,在现代高性能嵌入式处理器中得到了 广泛应用[3-5].典型VLIW含有大量的功能单元,需要同时 访问大量的寄存器?为了减小寄存器的面积,并

文档评论(0)

ggkkppp + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档