- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
例2 试分析如图所示时序电路的逻辑功能。 电路是由两个下降沿触发的JK触发器组成的莫尔型同步时序电路。 解: 1.了解电路组成。 J2=K2=X ? Q1 J1=K1=1 Y=Q2Q1 2.写出下列各逻辑方程式: 输出方程 激励方程 精品 J2=K2=X ? Q1 J1=K1=1 将激励方程代入JK触发器的特性方程得状态方程 整理得: FF2 FF1 精品 3.列出其状态转换表,画出状态转换图 Y=Q2Q1 1 1 1 0 0 1 0 0 X=1 X=0 状态转换表 1 0 / 1 0 0 / 1 0 1 / 0 1 1 / 0 0 0 / 0 1 0 / 0 1 1 / 0 0 1 / 0 精品 状态图 1 0 / 1 0 0 / 1 1 1 0 1 / 0 1 1 / 0 1 0 0 0 / 0 1 0 / 0 0 1 1 1 / 0 0 1 / 0 0 0 X=1 X=0 画出状态图 精品 X=0时 电路功能:可逆计数器 X=1时 电路进行加1计数 电路进行减1计数 。 4.确定电路的逻辑功能. 精品 例3 分析下图所示的同步时序电路。 激励方程组 输出方程组 Z0=Q0 Z1=Q1 Z2=Q2 1.根据电路列出逻辑方程组: 精品 得状态方程 2.列出其状态表 将激励方程代入D 触发器的特性方程得状态方程 1 1 0 1 1 1 1 0 0 1 1 0 0 1 0 1 0 1 0 0 1 1 0 0 1 1 0 0 1 1 1 0 0 0 1 0 0 1 0 0 0 1 0 0 1 0 0 0 状态表 精品 3. 画出状态图 状态表 1 1 0 1 1 1 1 0 0 1 1 0 0 1 0 1 0 1 0 0 1 1 0 0 1 1 0 0 1 1 1 0 0 0 1 0 0 1 0 0 0 1 0 0 1 0 0 0 精品 3. 画出时序图 精品 由状态图可见,电路的有效状态是三位循环码。 从时序图可看出,电路正常工作时,各触发器的Q端轮流出现 一个宽度为一个CP周期脉冲信号,循环周期为3TCP。电路的功能为脉冲分配器或节拍脉冲产生器。 4、逻辑功能分析 精品 4.3. 3 异步时序逻辑电路的分析 一. 异步时序逻辑电路的分析方法: 分析步骤: 3.确定电路的逻辑功能。 2.列出状态转换表、画出状态图和波形图; 1. 写出下列各逻辑方程式: b)触发器的激励方程; c) 输出方程 d)状态方程 a)时钟方程 精品 例1 分析如图所示异步电路 1. 写出电路方程式 ① 时钟方程 ②输出方程 ③激励方程 CP0=CLK ④求电路状态方程 触发器如有时钟脉冲的上升沿作用时,其状态变化; 如无时钟脉冲上升沿作用时,其状态不变。 CP1=Q0 4.3.4. 异步时序逻辑电路的分析举例 CP0=CLK CP1=Q0 精品 3. 列状态表、画状态图 0 0 ? CP0 CP1 Qn0 Qn1 CLK ? 1 ? 1 1 1 ? 0 x 1 1 0 ? 1 ? 0 0 1 ? 0 x 0 0 0 ? 1 ? 1 (X----无触发沿 , ?----有触发沿) CP1=Q0 CP0=CLK 4. 逻辑功能分析 该电路是一个异步二进制减计数器,Z信号的上升沿可触发借位操作。也可把它看作为一个序列信号发生器。 ? ? ? ? 精品 4.4 同步时序逻辑电路的设计 同步时序逻辑电路的设计是分析的逆过程,其任务是根据实际逻辑问题的要求,设计出能实现给定逻辑功能的电路。 4.4.1 设计同步时序逻辑电路的一般步骤 同步时序电路的设计过程 精品 图中看出,谐波次数越高,幅值分量越小,对原波形的贡献越小,所以在一定条件下可忽略高次谐波。 等效电路由三个基本元件构成 4.2 时序逻辑电路的基本概念 4.2.1 时序电路的基本结构 结构:一定包含存储电路(触发器组成),而且它的输出往往反馈到输 入端,与输入变量一起决定电路的输出状态。 特点:任意时刻输出不仅取决于该时刻输入,而且还与原来的状态有 关。具有记忆功能。 外部输入 外部输出 组合电路 x1 xn Z1 Zm ? ? ? ? ? ? ? ? ? 存储电路 ? ? ? ? ? ? ? ? ? Y1 Yr Q1 Qk 内部输入 内部输出 存储电路输入 存储电路输出 时序电路的状态 触发器是构成时序逻辑电路的最主要的单元 精品 4.2.2 时序逻辑电路的分类: 按时序电路中触发器的动作特点来分: 同步时序电路 异步时序电路 按时序电路输出信号的特点来
原创力文档


文档评论(0)