钟控传输门绝热逻辑电路和SRAM的设计-电子学报.PDF

钟控传输门绝热逻辑电路和SRAM的设计-电子学报.PDF

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
钟控传输门绝热逻辑电路和SRAM的设计-电子学报

第 2 期 电  子   学   报 V o l. 34  N o. 2  2006 年 2 月 A C TA EL EC TRON ICA S IN ICA Feb.  2006   钟控传输门绝热逻辑电路和 SRAM 的设计 汪鹏君 , 郁军军 (宁波大学电路与系统研究所 , 浙江宁波 3 152 11)   摘  要 :  本文利用 NM O S 管的自举效应设计了一种新的采用二相无交叠功率时钟的绝热逻辑电路 ———钟控传 输门绝热逻辑电路 , 实现对输出负载全绝热方式充放电. 依此进一步设计了一种新型绝热 SRAM , 从而可以以全绝热 μ 方式有效恢复在字线 、写位线 、敏感放大线及地址译码器上的大开关电容的电荷. 最后 , 在采用 TSM C 0 25 m CM O S 工艺器件参数情况下 ,对所设计的绝热 SRAM 进行 H SPC IE 模拟 , 结果表明, 此 SRAM 逻辑功能正确 , 低功耗特性明 显. 钟控传输门绝热逻辑; 二相无交叠功率时钟; SRAM 设计; 低功耗 关键词 :   TN 7 12     A     0372 2 112 ( 2006) 02 030 105 中图分类号 :   文献标识码 :   文章编号 :   D esign of C locked Tran sm ission Ga te A d iaba tic L og ic C ircu it and SRAM W AN G Peng jun, YU Jun jun ( In stitu te of C ircu its and System s, N ingbo U n iversity, N ingbo, Zhej iang 3 152 11, Ch ina ) A b stract:  A new ad iabatic log ic c ircu it adop ting tw op hase non overlap p ow er c locksC locked T ransm is sion G ate A d iabatic L og ic c ircu it w as designed by u sing the bootstrap effect of NM O S transisto rs, so that it cou ld charge o r d ischarge ou tp u t loads in a fu lly ad iabatic m anner. B ased on th is c ircu it, a nove l ad iabatic SRAM w as de signed. So it cou ld recover the charge of large sw itch ing cap ac itances on w o rdlines, w rite b itlines, sen se am p lified

文档评论(0)

136****3783 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档