基于FPGA的SATA+IP+CORE设计及其协议分析.pdfVIP

基于FPGA的SATA+IP+CORE设计及其协议分析.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2005年增刊 皇孟型童鱼墼量茎塑一一一一 一一一一.... l P 基于FPGA的SATA CORE设计及其协议分析 叶顶胜陈利学 (西南石油学院计算机应用研究实验室成都610500) 摘要:本文提出了一种用现场可编程门阵列器件FPGA实现SATA协议的方案,介绍了SATA协议的四层体系,着重阐述了物 理层、链接层和传输层的功能和状态变迁,对物理层和链接层的IP(知识产权)设计进行了介绍。 关键词:串行ATA知识产权现场可编程门阵列器件 SATA IPCoRE Based Design onFPGA&Protocol Analysing Ye ChenLixue Dingsheng PetroleumInstitute (Southwest ComputerApplicationLaboratory Chengdu 610500) Abstract:Thisattic anideatorealizeSATA the of four OD the architectureof provided protocolplatformFPGA.analyzed layers SATA moreattentiontothefunctionsandstate of and protocol,paid diagrams layer、linked layer,also physical layertransport introducedtheIPcore for andlink designed layer layer. physical Keywords:SATA;IP;FPGA. 功能已经成为了可能。 1 前言 如图1所示:协议分为物理层、链接层、传输 层和应用层的4层体系结构,以下将分别介绍各层 回望过去,人们对硬盘速度的提升已经分别采 功能及其IP设计。 取了提高电机转速、加大单碟容量、加大缓存容量, 并且在保留并行接口的时候缓慢的提升着其传输 频率。并行线路的传输功能已发挥到了极限,其信 号的串扰问题阻止了频率的继续提高。2000年2月 Intel在IDF(IntelFon蛐——Intel开发者 Developer 论坛)上,首次提出了串行ATA(SerialATA)的 技术构想,并专门成立了SerialATA标准的官方工 ATA 200 作组(SerialWorkingGroup)。 1年8月, 目竺巨

文档评论(0)

汪汪队 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档