第13章《电工电子技术》课件.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第13章 逻辑门电路 本章学习要点 数字电路概述 数制与编码 逻辑代数及应用 二极管和三极管的开关作用 逻辑门电路 本章小结 13.1 数字电路概述 13.2 数制与编码 13.3 逻辑代数及应用 13.4 二极管和三极管的开关特性 13.5 逻辑门电路 本章小结 (2)当输入信号全为1的情况 当输入端全部接高电平(+3.6V)时,T1的所有发射结反向偏置,电源VCC经过电阻R1向T2、T5提供足够的基极电流而使T2、T5饱和导通,所以输出电位UY=UCES5 =0.3V,即输出Y为低电平。 此时,T1的基极电位UB1=UBC1+ UBE2+UBE5 =0.7+0.7+0.7=2.1V,T2集电极电位UC2= UCES2+ UBE5 =0.3+0.7=1V,此值大于T3的发射结正向电压,所以T3导通。由于UB4= UE3=UC2-UBE3 =1-0.7=0.3V,所以T4截止。由于T4截止,当接负载后,T5的集电极电流全部由外接负载门灌入,这种电流称为灌电流。 综上所述,上述TTL电路的输入与输出之间的逻辑关系为与非逻辑关系,即输入有0时输出为1,输入全1时输出为0,即 3.TTL与非门的外特性及主要参数 (1)电压传输特性 输出电压随输入电压变化的特性称为电压传输特性。描绘输出电压与输入电压关系的曲线称为电压传输特性曲线。下图所示为TTL与非门的测试电路及电压传输特性曲线。 ①曲线的AB段,因为输入电压Ui≤0.6V时,T1工作在深度饱和状态UCES1<0.1V,UB2<0.7V,故T2、T5截止,而T3、T4导通,Uo≈3.6V为高电平。我们将这一段称为截止区。 ②在曲线的BC段,因为输入电压0.6V<Ui<1.3V时,0.7V<UB2<1.4V,故T2导通而T5仍截止,T3、T4处于射极输出状态。此时,T2工作在放大区,随Ui的增加,UB2增加,UC2下降,并通过T3、T4使Uo也下降。因为Uo基本上随Ui的增加而线性下降,故把这一段称为线性区。 ③在曲线的CD段,输入电压1.3V<Ui<1.4V时,T5开始导通,并随Ui的增加趋于饱和,T4截止,输出Uo急剧的下降为低电平。我们把CD段称为转折区或过渡区。 ④在曲线DE段,T2、T5饱和导通,T3、T4截止,Ui继续升高时Uo不再变化。我们把DE段称为饱和区。 (2)主要参数 ①输出高电平VOH和输出低电平VOL 。 UOH是指电压传输特性曲线截止区的输出电压。VOL是指饱和区的输出电压。一般TTL与非门要求VOH≥2.4V,VOL≤0.4 V。 ②阈值电压VT 也称为门槛电压。电压传输特性曲线转折区中点所对应的输入电压为VT。一般TTL与非门的VT≈1.4 V。 ③开门电平VON和关门电平VOFF 保证输出电平为额定低电平(0.3V左右)时,允许输入高电平的最小值,称为开门电平VON。一般VON≤1.8V。 保证输出高电平为额定高电平的90%(2.7V左右)时,允许输入低电平的最大值,称为关门电平VOFF,一般VOFF≥0.8V。 ④噪声容限VNL、VNH 噪声容限也称抗干扰能力,它反映门电路在多大干扰电压下仍能正常工作。 低电平噪声容限是指在保证输出为高电平的前提下,允许叠加在输入低电平VIL上的正向干扰。用VNL表示: 逻辑函数的最小项具有以下几个重要的性质。 对于任意一个最小项,只有一组变量取值使它的值为1, 全体最小项的和为1。 任意两个最小项的乘积为0。 而其余各种变量取值均使它的值为0。 在使用卡诺图化简逻辑函数之前首先要将该逻辑函数化为最小项之和的标准形式。其方法为:首先将给定的逻辑函数转化为若干乘积项之和的形式,然后再利用基本公式将每个乘积项中缺少的因子补全即可。 卡诺图就是将n变量的全部最小项各用一个小方块表示,并使具有逻辑相邻性的最小项在几何位置上也相邻的排列起来所得的图形。下图所示为2到4变量最小项的卡诺图。 (2)卡诺图 若要画出某一逻辑函数的卡诺图,只需将该逻辑函数式化为最小项之和的标准形式后,在卡诺图中这些最小项对应的位置上填入1,在其余的位置上填入0即可。下图所示即为例13-10中逻辑函数的卡诺图。 使用卡诺图化简逻辑函数所依据的原理是:具有相邻性的

文档评论(0)

小教资源库 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档