实验二十一集成计数器.docx

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
-- - 实验二十一  集成技术器 一、 实验目的 熟悉集成单元计数的使用。 二、电路介绍 实验使用的集成单元是二进制计数器,型号 74LS93,它是由四个主从触发器和附加选 通电路组成,如果使用该计数器的最大计数器长度(四位二进制) ,可将 Bin 输入同 QA 输 出连接,由 Ain 输入计数脉冲。 74LS93 的逻辑图外引线排列如图 3.21.1 所示。 图 3.21.1 74LS93 逻辑图 典型参数: f=32MHz p=30Mw 置零 /计数功能表 置零输入 输出 R1 R2 QD QA QB QC 1 1 0 0 0 0 0 X 计数 X 0 计数 0 0 计数 三、实验内容与方法 四位数二进制计数器的最长计数周期是 16,适当改变 74LS93 的外引线 ,可以得到不同长度的计数周期。 1、二—十六进制计数器 3.21.2 3.21.1 输 二进制码输出 输 二进制码输出 入 CP 十进制数 十进制数 QQ Q 入 CP 数 Q 数 Q QQQ c B A D c BA D 0 8 1 9 2 10 3 11 4 12 5 13 6 14 7 15 3.21.3 二一六进制计数器 3.21.2 输入 二进制码 CP 数 QD Qc QB QA 0 1 2 3 4 5 3.21.4 二十进制计数器 3.21.3 输入  二进制码 CP 数  QD  Qc  QB  QA 0 1 2 3 4 5 6 7 8 9 3.21.5 二—七进制计数器 3.21.4 输入 二进制码 CP 数 Qc QB QA 0 1 2 3 4 5 6 3.21.6 二—十四进制计数器 3.21.5 输入 二进制码输出 输入 CP 二进制码输出 CP 数 十进制数 数 十进制数 QcQB QA Qc QB QA QD QD 0 7 1 8 2 9 3 10 4 11 5 12 6 13 1)按图 3.21.2 将 7-4LS93 插入实验箱面板上的 IC 插座,然后连接线路, QD 、Qc、QB、QA 分别接到 LED 四路显示。 R1、 R2 分别接到逻辑开关,输入 Bin 和 QA 连接构成四位二进制计数器, 在输入 Ain 端接至手动单脉冲, VCC 和 GND 接 5V 正负极。检查无误,然后开启电源。 2)按照置零 //计数功能表 ,测试 R1、R2 端的逻辑功能。 3)先清零,然后按表 3.21.1 的要求,在 Ain 输入端送入手控单脉冲。 QA、QB、 QC 和 QD 的逻辑状态填入表内,观察其计数周期。 2、计数周期为 6、10、 7、 14 的二进制计数器。 参照步骤 1 的方法,对以下计数器电路进行测试,并将 QD 、QC、QB、QA 的逻辑状态,填入相应的表格。 3、设计两个计数周期分别为 9 和 15 的二进制计数器。 利用 74LS93 四位二进制计数器, 应用计数原理来设计两个计数周期俄日 9 和 15 的计数器,画出逻辑图并作出真值表。 四、实验报告要求 1、集成电路计数器 74LS93 是同步还是异步计数器?是加法还是减法计数器? 2、总结将四位二进制计数器,改变其计数周期的方法。 3、四位二进制计数器 74LS93 有何用途。

文档评论(0)

bcll + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档