eda流水灯实验心得.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
eda流水灯实验心得   EDA实验设计报告   姓名:张炫   学号:XX班级:11电工   设计内容:设计8位流水灯的4种循环模式,并用quartusII进行编译和仿真,用LED灯实现需求。   控制系统方案:四种循环模式   灯从右到左依次都闪亮   灯从右向左逐次闪亮   灯从右向左逐次闪亮   (4)从右向左每间隔一个闪亮   设计方案:通过复位端reset与按键端right,left,shan,yici控制,当复位reset为1时led灯最左端点亮,再通过else-if语句控制   试验程序:   modulelight(clk,reset,right,left,shan,yici,led);   inputclk,reset,right,left,shan,yici;   output[7:0]led;   reg[7:0]led;   always@(posedgeclk)   begin   if(reset)   begin   led1;   if(led==8’b)   lededa流水灯实验心得)left)   begin   ledtmptmptmptmptmptmptmptmptmp=ZZZZZZZZ;endcase;   endprocess;   led_8bit=tmp;   endkeyboard;   彩灯控制器   一、设计内容及要求:   设计一个彩灯控制器,要求:   1.四路彩灯从左向右逐次渐亮,间隔为1秒。2.四路彩灯从右向左逐次渐灭,间隔为1秒。   3.四路彩灯同时点亮,时间间隔为1秒,然后同时变暗,时间为1秒,反复4次。   二、总体框图   图总体框图   根据设计要求,电路设计大体思路如下:   由脉冲发生器发出频率脉冲信号,利用计数器加法计数功能输出0000~1111的脉冲信号,经过数据选择器分别在0000~0011,0100~0111,1000~1111三个时段输出不同的高低电平,控制移位寄存器实现右移→左移→置数功能,从而控制彩灯按照设计要求实现亮灭。   三、选择器件   本次课程设计所用器件如表一:   表一本次课程设计所用器件   1   1.同步二进制计数器   74LS163   表二7-374LS163功能表   根据逻辑图、波形图、功能表分析,74LS163具有如下功能:   2   管脚图逻辑符号   1)1是同步4位二进制加法计数器,M=16,CP上升沿触发   2)2既可同步清除,也可异步清除。同步清除时,清除信号的低电平将在下一个CP上升沿配合下把四个触发器的输出置为低   电平。异步清除时,直接用清除信号的低电平把四个触发器的输出置为低电平。   3)3同步预置方式:当LD=0时,在CP作用下,计数器可并行打入预置数据.当LD=1时,使能输入PT同时为高电平,在   CP作用下,进行正常计数。   4)PT任一为低时,计数器处于保持状态。   5)5CO为进位输出,可用来级联成n位同步计数器。   2.四位双向移位寄存器74LS194   74LS194内部原理图   74LS194四位双向移位寄存器具有左移、右移、并行数据输入、保持、清除功能。   1)从图1中74LS194的图形符号和引脚图分析。SRG4是4位移位寄存器符号,D0~D3并行数据输入端、DSL左移串行数据输入端、DSR右移串行数据输入端、SA和SB工作方式控制端分别接电平开关,置1或置0,CP时钟输入端接正向单次脉冲,清零端   接负向单次脉冲,Q0~Q3输出端。   表三逻辑符号逻辑框图   3   3.十六选一数据选择其   74150   74150内部原理图   4   逻辑框图逻辑符号   十六选一的数据选择器74150并行输入D0~D15十六个数据,当选择输入A3A2A1A0的二进制数码依次由0000递增至1111,即其最小项由   m0逐次变到m15时,16个通道的数据便依次传送到输出端,转换成串行数据。   4.非门74LS04   仔细观察一下图中给出的三极管开关电路即可发现,当输入为高电平时输出等于低电平,而输入为低电平时输出等于高电平。因此输出与输入的电平之间是反向关系,它实际上就是一个非门。。   当输入信号为高电平时,应保证三极管工作在深度饱和状态,以使输出电平接近于零。为此,电路参数的配合必须合适,保证提供给三极的基极电流大于深度饱和的基极电流。   设计电路所用的芯片是74LS04,如下图所示:   图74LS04的内部结构图   图三极   管非门74LS04的逻辑框图   功能表如下图:   表六非门功能表   5

文档评论(0)

mmrs369 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档