逻辑门和组合逻辑电路知识培训教材.ppt

  1. 1、本文档共86页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第12章 逻辑门和组合逻辑电路 12.1 基本门电路 1. 与 门电路 1. 与 门电路 2. 或门电路 2. 或门电路 3. 非门电路 例: 用 “与非”门构成基本门电路 12. 6 组合逻辑电路的分析和设计 12. 2. 1 组合逻辑电路的分析 12. 2. 2 组合逻辑电路的设计 12. 3.1 加法器 12. 3.1 加法器 1. 半加器 2. 全加器 12. 3.2 编码器 2. 二 – 十进制编码器 12.3.3 译码器 译码器 74138集成译码器功表能 74LS139型译码器 2. 二-十进制显示译码器 12. 3.4 数据选择器和数据分配器 1. 数据选择器 例: 2. 数据分配器 数据分配器的功能表 应用举例 逻辑图 C B A 1 1 1 Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 0 1 1 1 0 0 1 0 0 0 0 0 0 0 A A B B C C 74138集成译码器 1 2 3 4 5 6 7 8 9 10 1 1 12 1 3 14 15 1 6 A0 A1 A3 S 2 S 3 S 1 Y 7 G ND V CC Y 1 Y 2 Y 3 Y 4 Y 5 Y 6 Y 0 状 态 表 138译码器(输出低电平有效) 输 入 A B C Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 0 0 0 0 1 1 1 1 1 1 1 0 0 1 1 0 1 1 1 1 1 1 0 1 0 1 1 0 1 1 1 1 1 0 1 1 1 1 1 0 1 1 1 1 1 0 0 1 1 1 1 0 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 0 输 出 L H H H H H H H H H H L L H H L H H H H H H L H H L L H H H L H H H H H H L H L L H H H H L H H H H L L H L L H H H H H L H H H H H L L L H H H H H H L H H L H L L L H H H H H H H L H H L L L L H H H H H H H H L L L L L L H H H H H H H H H × × × × × L H H H H H H H H × × × H X × H H H H H H H H × × × × H × Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0 A0 A1 A2 S3 S2 S1 输 出 输 入 一个3线–8线译码器能产生三变量函数的全部最小项。 基于这一点用该器件能够方便地实现三变量逻辑函数。 逻辑函数F=AB+BC+AC 的最小项为: 例: 利用74LS138实现逻辑函数F=AB+BC+AC 解: F=AB+BC+AC =ABC+ABC+ABC +ABC +ABC +ABC =∑m( 1,2,3,4,5,6) 构成的逻辑电路图 74LS139型译码器 (a) 外引线排列图;(b) 逻辑图 (a) GND 1Y3 1Y2 1Y1 1Y0 1A1 1A0 1S 8 7 6 5 4 3 2 1 2Y2 2Y3 2Y1 1Y0 2A1 2A0 2S +UCC 10 9 16 15 14 13 12 11 74LS139 (b) 1 1 1 1 1 Y0 Y1 Y2 Y3 S A0 A1 双 2/4 线译码器 A0、A1是输入端 Y0~Y3是输出端 S 是使能端 7

文档评论(0)

扶摇直上九万里 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档