利用quatus设计fpga数字电子钟设计实习报告.docxVIP

利用quatus设计fpga数字电子钟设计实习报告.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
利用quatus设计fpga的数字电子钟设计实习报告   基于QuartusII的数字时钟的设计   摘要   QuartusII是Altera公司的综合性PLD/FPGA开发软件,支持原理图、VHDL、VerilogHDL以及AHDL等多种设计输入形式,内嵌自有的综合器以及仿真器,可以完成从设计输入到硬件配置的完整PLD设计流程。   QuartusII使用户可以充分利用成熟的模块,简化了设计的复杂性,加快了设计速度。对第三方EDA工具的良好支持也使用户可以在设计流程的各个阶段使用熟悉的第三方EDA工具。   数字钟是一种用数字电路实现时、分、秒计时的装置,与机械实施中相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,已得到了广泛的使用。   在对EDA的课程有了初步的了解并掌握QuartusII软件的初步应用之后,我们决定将课题设置为应用QuartusII软件,设计出一个时间可调,并可以通过LED七段共阴极数码管来显示时、分、秒的简易数字钟。   关键词:QuartusII;VHDL;EDA;数字钟   Summary   QuartusIIisAlteracompanycomprehensivePLD/FPGAdevelopmentsoftware,supportprinciplediagram,VHDL,VerilogHDLandAHDLdesigninputintheformofembeddedowncomprehensivedevicesimulators,andcanbedonefromthedesigninputtothehardwareconfigurationofthecompletePLDdesignprocess.   QuartusIIallowuserstotakefulladvantageofmaturemodules,simplifiesthedesigncomplexity,speedupthesupportforthird-partyEDAtoolsalsoallowuserstouseinthedifferentstagesofthedesignprocessisfamiliarwith   third-partyEDAtools.   Digitalclockisakindofwhenusingadigitalcircuitimplementation,minutesandsecondstimingdevice,ahigheraccuracycomparedwiththeimplementationofthemechanicalandintuitive,andnomechanicaldevice,hasalongerservicelife,hasbeenwidelyused.   InthecourseofEDAhaveapreliminaryunderstandingandmasteringthe   QuartusIIsoftwareaftertheinitialapplication,wedecidedtosetthetopicforthe   applicationoftheQuartusIIsoftware,designatimeisadjustable,andcanbethroughthe7commoncathodeLEDdigitaltubedisplayhours,minutesandsecondsofsimpledigitalclock.   Keywords:QuartusII;VHDL;EDA;digitalclock   目录   摘要……………………………………………………………………………………1绪论……………………………………………………………………………………5   1.课程设计的目的与作用………………………………………………………….7   2.设计任务………………………………………………………………………….7   3.QuartusII软件介绍………………………………………………………………7   4.相关理论………………………………………………………………………….8   理论…………………………………………………………………………...8   器件…………………………………………………………………………...8   5.系统设计……………………………………………………………...…………8   总体…………………………………………………………………………...8   各模块………………………………………………………………………...9   顶层模块…………………………………………………………………..9   十进制计数器模块……

文档评论(0)

feixiang2017 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档