- 1、本文档共19页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
任务要求 设计一个数字跑表,实现“百分秒”、“秒”和“分”的计时及显示。“秒”和“分”能实现从“00”到“59”的循环计数;“百分秒”能实现从“00”到“99”的循环计数。时间显示利用的是开发板上提供的LED数码显示器。时钟信号来源于开发板提供的时钟信号。 具有复位、暂停、秒表计数的功能; 任务分析 模块划分 分频模块 计数模块 显示控制 确定FPGA的规格 设计方案 接口信号定义 设计输入 功能仿真 目的:对设计进行不带器件延时信息的逻辑功能仿真,验证电路功能是否满足设计要求 功能仿真---编写testbench 仿真波形 电路综合 综合之后的部分原理图 布局布线 布局:将综合输出的逻辑网表适配到具体FPGA器件的物理单元上 布线:实现FPGA器件元件之间的互连 布局布线之后的电路图 CLB的结构 IOB的结构 Bit文件生成、加载、系统调试 数字跑表设计 赵杰 图1 数字跑表的系统框图 百分秒、秒、分钟计数均采用BCD码计数方式 3 暂停信号低电平秒表计数,高电平停止计数 2 复位信号高有效,对系统异步清零 1 规格 编号 百分秒 计数器 秒计数器 分计数器 flag1 flag2 pause 跑表模块 clk reset ms_h ms_l s_h s_l m_h m_l 秒计数器 分计数器 flag pause reset s_h[3:0] s_l[3:0] m_h[3:0] m_l[3:0] clk 分钟信号低位 O m_l 分钟信号高位 O m_h 秒信号低位 O s_l 秒信号高位 O s_h 百分秒低位 O ms_l 百分秒高位 O ms_h 暂停信号,低电平计数,高电平暂停 I pause 复位信号,高电平有效 I reset 100HZ时钟输入 I clk 含义 I/O 信号名 module paobiao( clk, reset, pause, ms_h, ms_l, s_h, s_l, m_h, m_l ); input clk,reset,pause; output[3:0] ms_h,ms_l,s_h,s_l,m_h,m_l; reg[3:0] ms_h,ms_l,s_h,s_l,m_h,m_l; reg flag1,flag2; ......(程序主体部分) ...... endmodule 原理图输入 Verilog/VHDL输入 DUT 查看输出波形 TESTBENCH module tb_paobiao; reg clk,reset,pause; wire [3:0] ms_h,ms_l,s_h,s_l,m_h,m_l; paobiao u_paobiao(clk,reset,pause,ms_h, ms_l,s_h,s_l,m_h,m_l); //时钟产生模块 initial begin clk = 1b0; end always #5 clk = ~clk; //复位信号产生 initial begin reset = 1b0; #100 reset = 1b1; #10 reset = 1b0; end //暂停信号产生 initial begin pause = 1b1; #300 pause = 1b0; #119905 pause = 1b1; #30 pause = 1b0; end endmodule 门级网表是利用厂商提供的器件库生成的,由与、或、非、寄存器等基本逻辑单元组成的连接关系 Synthesize Verilog/VHDL 原理图 门级网表 该网表可以用来进行门级前仿真,更重要的是还可以用来后端布局布线
您可能关注的文档
最近下载
- 民事陪审员培训课件.pptx VIP
- 材料科学基础:第十二章 金属材料强韧化机制.ppt VIP
- CNAS-GL27-2009 声明检测或校准结果及与规范符合性的指南.pdf VIP
- 胃脘痛护理查房.ppt VIP
- 【行业研报】2023年肯尼亚行业企业战略规划方案及未来五年行业预测报告.docx VIP
- 人民陪审员培训课件.pptx VIP
- 《氧化还原反应方程式的配平》练习题 .pdf VIP
- 部编六年级下册第11课《十六年前的回忆》一等奖教学设计说课稿.docx VIP
- GB_T 39637-2020 金属和合金的腐蚀 土壤环境腐蚀性分类.pdf
- 聚硼硅氮烷合成、掺杂及SiBCN陶瓷应用研究.docx VIP
文档评论(0)