- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
1
可编程逻辑器件设计大作业
题 目 四位全加器设计
学 院 自动化与电气工程学院
班 级
姓 名
学 号
2104年 12月 30 日
目录
TOC \o 1-3 \u 摘要 1
1.设计目的 2
2.设计要求 2
3.设计原理 2
3.1.四位全加器 2
3.2.四位全加器的原理图 4
4.设计方案 4
4.1.仿真软件 4
4.2.全加器原理 5
4.2.1一位全加器的设计与原理 5
4.2.2四位全加器的原理及程序设计 5
5.程序设计 7
6.仿真及结果 8
总结与体会 10
参考文献 11
PAGE 1
PAGE 1
PAGE
PAGE 1
摘要
VHDL主要用于描述数字系统的结构,行为,功能和接口。除了含有许多具有硬件特征的语句外,VHDL的语言形式、描述风格以及语法是十分类似于一般的计算机高级语言。VHDL的程序结构特点是将一项工程设计,或称设计实体(可以是一个元件,一个电路模块或一个系统)分成外部(或称可视部分,及端口)和内部(或称不可视部分),既涉及实体的内部功能和算法完成部分。在对一个设计实体定义了外部界面后,一旦其内部开发完成后,其他的设计就可以直接调用这个实体。这种将设计实体分成内外部分的概念是VHDL系统设计的基本点。
本次设计是用VHDL语言设计四位全加器,并用Quartus II仿真。
关键词:VHDL 四位全加器 Quartus II
四位全加器设计
设计目的
复习加法器的原理,掌握加法器的设计实现方法,设计实现数字系统设计中常用的4位全加器,在此基础上进一步熟悉MAX+PLUSⅡ或Quartus II软件的使用方法,熟练掌握EDA的图形编程方法、开发流程、以及组合逻辑电路的设计、分析、综合、仿真方法。
设计要求
1)复习EDA的相关技术与方法;
2)掌握VHDL或者Verilog语言,并要求能编写程序。
3)Quartus软件的使用:掌握程序编辑、编译、调试、仿真方法。
4)设计相关简单的电路,完成既定的功能。
3.设计原理
3.1.四位全加器
加法器是数字系统中的基本逻辑器件。例如:为了节省资源,减法器和硬件乘法器都可由加法器来构成。但宽位加法器的设计是很耗费资源的,因此在实际的设计和相关系统的开发中需要注意资源的利用率和进位速度等两方面的问题。
多位加法器的构成有两种方式:并行进位和串行进位方式。并行进位加法器设有并行进位产生逻辑,运算速度快;串行进位方式是将全加器级联构成多位加法器。通常,并行加法器比串行级联加法器占用更多的资源,并且随着位数的增加,相同位数的并行加法器比串行加法器的资源占用差距也会越来越大。
四位全加器可对两个多位二进制数进行加法运算,同时产生进位。当两个二进制数相加时,较高位相加时必须加入较低位的进位项(Ci),以得到输出为和(S)和进位(C0)。
其中CIN表示输入进位位,COUT表示输出进位位,输入A和B分别表示加数和被加数。输出SUM=A+B+CIN,当SUM大于255时,COUT置‘1’。
其管脚图如下:
图3-1 四位全加器管脚图
全加器是能进行加数、被加数和低位来的进位信号相加,并根据求和结果给出该位的进位信号的加法电路。其真值表如表1所示:
表1 全加器真值表
输入
输出
a
b
cin
s
cout
0
0
0
0
0
0
1
0
1
0
1
0
0
1
0
1
1
0
0
1
0
0
1
1
0
0
1
1
0
1
1
0
1
0
1
1
1
1
1
1
根据真值表可得出下列表达式:
根据以上表达式,可以用数据流方式设计出1位全加器。要设计的是4位全加器,这里采用串行进位来设计。先设计4个1位的全加器,然后将低位的进位输出与高位的进位输入相连,将要进行加法运算的两个4位数的每一位分别作为每一个1位全加器的输入,进行加法运算,所有的1位全加器的输出组成一个4位数,即输入的两个4位数之和,最高位的全加器产生的进位输出即两个4位数求和的进位输出。
3.2.四位全加器的原理图
a(0)b(0)s(0)cin
a(0)
b(0)
s(0)
cin
a(1)
b(1)
s(1)
a(2)
b(2)
s(2)
a(3)
b(3)
s(3)
cout
cout
cout
cout
cin
cin
cin
0
图3-2 四位全加器原理图
根据图3-2所示,可以采用结构化描述方式设计4位全加器。
设计方案
4.1.仿真软件
Quartus II 是Altera公司的综合性PLD开发软
您可能关注的文档
- 2015-2016学年四川省德阳市高二(上)期末数学试卷(理科).doc
- 2015-2016学年度下学期江苏省苏州译林牛津版必修三unit-2单元练习.doc
- 2015-2016九年级上册化学期末考试卷(人教版).doc
- 2015-2016学年度上学期期末考试九年级数学试题.doc
- 2015-2016学年人教版必修4第一章-三角函数-单元测试18.doc
- 2015-2016学年第一学期宝安区期末调研测试卷(七年级--语文).doc
- 2015-2016学年第二学期九年级数学教学计划【苏科版】.doc
- 2015-中考英语书面表达技巧-学生版.doc
- 2015-2016年苏教版七年级生物上学期期末试卷.docx
- 2015七年级劳技课教学计划.doc
文档评论(0)