基于FPGA的64点FFT处理器设计.pdfVIP

  • 5
  • 0
  • 约1.75万字
  • 约 4页
  • 2019-07-04 发布于江苏
  • 举报
《现代电子技术》2009 年第 14 期总第 30 1 期   集成电路 基于 FP GA 的 64 点 FFT 处理器设计 1 2 任炳宇 ,战荫伟 ( 1. 广东工业大学 信息工程学院 广东 广州  5 10006 ;2 . 广东工业大学 计算机学院 广东 广州  5 10006) 摘  要 :采取基4 按频率抽取 F F T 算法 ,设计一种可在 F P GA 上实现的 64 点、32 位长 、定点复数 FF T 处理器 。基4 蝶 形运算单元中采用六级流水线设计 ,并行处理 4 路输入/ 输出数据 ,能极大地提高 FF T 的处理速度 。该设计采用 V HDL 描 述的多个功能模块 ,经 Mo del Sim 对系统进行逻辑综合与时序仿真 。实验证明 ,利用 FP GA 实现 64 点 F F T ,运算速度快 ,完 全可以处理高速实时信号 。 关键词 :FP GA ;基4 F F T 算法 ;64 点 FF T ;V HDL ( ) 中图分类号 : TN409      文献标识码 :B      文章编号 :1004373X 2009 1400 103 Design of 64point FFT Processor Based on FP GA R EN Bingyu1 ,ZHAN Yinwei2 ( 1. Faculty of Info rmation Engineering , Guangdong U niver sity of Technolo gy , Guangzhou ,5 10006 ,China ; 2 . Faculty of Comp uter , Guangdong U niver sity of Technolo gy , Guangzhou ,5 10006 ,China) Ab stract :In t hi s article ,t he p rocessor i s designed for 64 point ,32 b ,fixed ,complex FF T in F GPA ba sed on t he radix 4 FF T D IF algorit hm . The six level s pip eline st ruct ure and four p arallel dat a are u sed in t he radix4 butt erfly module . The main p urpo se of u sing t hese t echniques i s get bett er p erformance by balancing t he sp eed and t he power con sume . Thi s design ha s some function block s based on V HDL ,and synt hesized and timingsimulat ed wit h t he software Model Sim . The simulation re sult show s t hat t he 64point FF T p rocessor i s fa st

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档