数字钟实验报告.pdfVIP

  • 13
  • 0
  • 约3.17千字
  • 约 8页
  • 2019-06-06 发布于江苏
  • 举报
实验报告 课程名称: 电子线路与数字逻辑 学生姓名: 许一 学 号: 8003117103 专业班级: 信息安全 173 班 2018 年 1 月 10 日 南昌大学实训报告 学生姓名: 许一 学 号: 8003117103 专业班级: 信息安 173 班 实训类型:□ 验证 □ 综合 √ 设计 □ 创新 实训日期: 2018.1.10 实验成绩: 一、 实验项目名称 可循环可调零数字钟逻辑电路模拟设计 二、 实验目的 1.熟悉各种数字电路元件的组合应用 2.学习了解数码管、译码器及一些电路器件的逻辑功能和使用方法。 3.学习掌握数字钟的设计及工作原理。熟悉集成电路的引脚安排,掌握 各芯片的逻辑功能及使用方法。 4.学习熟练使用 protel 软件进行电子线路的原理线路设计。 三、实训要求 1. 设计一个二十四小时制的数字钟,时、分、秒分别为二十四进制、 六十进制、六十进制。 2.数字钟能够准确地计时,并且能够调零 3.数字钟可以循环计时,并且可以单独对时进位。 4.数字钟可以调节时间 三、 实训基本原理(附原理框图、原理图) 数字钟实际上是一个对标准频率( 1Hz )进行计数的计数电路。振荡 器产生的时钟信号经过分频器形成秒脉冲信号, 秒脉冲信号输入计数 器进行计数,并把累计结果以“时” 、“分”、“秒”的数字显示出来。 秒计数器电路计满 60 后触发分计数器电路,分计数器电路计满 60 后触发时计数器电路,当计满 24 小时后又开始下一轮的循环计数。 由于计数的起始时间不可能与标准时间 (如北京时间)一致,故需要 在 电 路 上 加 一 个 校 时 电 路 可 以 对 分 和 时 进 行 校 时 。 原理框图 实际接线图 从上图可知, 数字钟由以上各部分电路组成。 振荡器产生的 1Hz 的脉冲作为数字钟的标准秒脉冲。秒计数器计满 60 后向分计数器个 位进位,分计数器计满 60 后向小时计数器个位进位并且小时计数器 按照二十四进制计数。 计数器的输出经译码器送显示器。 校时电路可 分别对时、分进行单独校时,以达到标准时间。 由框图可知电路主要由振荡电路、计数电路、显示电路以及校时 电路四大部分组成。下面将对各部分电路进行设计 : 数字钟接线图 五、主要仪器设备、软件及耗材 软件: ISIS 7 Professional 74LS161 7 片 74LS138 1 片 74LS151 5 片 74LS48 1 片 74LS00 7 片 SW-ROT-3 1 个 六、实训步骤 1.按图 1 用所需集成电路芯片及电路元件连接好电路,制成数字钟, 并检

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档