灵活的应对运行时缺陷-Intel.PDFVIP

  • 0
  • 0
  • 约3.26千字
  • 约 2页
  • 2019-08-18 发布于天津
  • 举报
灵活的应对运行时缺陷-Intel.PDF

体系结构摘录 灵活的应对运行时缺陷 引言 灵活性是FPGA 的关键优势之一,在很多系统设计中得以应用。这要求能够灵活的扩展支持复位 电路基础结构。例如,为防止软件意外的使系统失效,复位电路必须支持FPGA 在处理器复位时 仍能继续工作。Altera SoC FPGA 提供各种重新配置选择,很好的满足了特殊的设计环境需求。 /socarchitecture 的在线视频 “存储器保护和应对运行时软件缺陷”重点介绍了 本文中的关键内容。 CPU 和FPGA 复位选择 在以前的两芯片处理器加FPGA 的解决方案中,如果处理器出现故障,FPGA 仍然能够运行,而处 理器的看门狗定时器复位处理器,使系统尽可能完全恢复。体系结构设计良好的SoC FPGA 支持 同样的“独立”行为,如果需要,而且还可以选择重新配置FPGA 。但是,在所有情况下,都不 应该重新配置FPGA ,除非这是由系统设计人员所要求的。 在很多情况下,很关键的是当处理器自己复位时,FPGA 逻辑能够继续监视并响应外部激励。因 此,在这种条件下,检查FPGA 怎样重新配置非常重要。 如表1 所示,Altera SoC FPGA 中的复位电路与以前的应用相一致。处理器和FPGA 的复位电路虽 然可以选择互相通知复位事件,但是独立工作。开发人员决定FPGA 应怎样响应CPU 复位。可以 通过简单的

文档评论(0)

1亿VIP精品文档

相关文档