片上网络中容错通信组件的分析.pdfVIP

  • 5
  • 0
  • 约5.28万字
  • 约 48页
  • 2019-06-13 发布于广东
  • 举报
片上网络中容错通信组件的研究 摘 要 随着21世纪纳米时代的到来,半导体芯片内部的电子元件工艺特 征尺寸将缩小至纳米级别,其制造工艺的飞速发展使得单一芯片上晶 体管的集成数量大大增加。因此在单一芯片内部集成系统成为可能。 on 片上系统(Systemchip,SoC)的出现代表了集成电路设计向集成 系统设计的发展转变。但是,基于共享总线机制的片上系统无法满足 芯片内部众核之间的并行通信需求,同时,长总线也会带来互联延迟 以及功耗等问题。因此,在上世纪九十年代末,研究学者借鉴宏观网 络思想,提出了一种崭新的芯片内众核之间的通讯架构一一片上网络 on (Network chip,NoC)。片上网络通讯架构使用短路径通过多跳传 输数据,很好的解决了共享总线所面临的一系列问题。 论文介绍了NoC的发展背景,并针对芯片设计中的可靠性问题做 出简单阐述,介绍了国内外在NoC可靠性设计方面的研究现状。同时, 本论文在NoC可靠性研究中的硬件容错方面做出以下研究: (1)针对关键IP核加固以及容路由器硬件故障的研究。路由器的 硬件故障将会导致与其相连的IP核被孤立而不能正常通讯,这将严重 影响片上网络芯片的性能,甚至导致芯片的报废。因此本文在片上网 路由器故障的情况下仍能通过冗余机制与通讯架构互联,实现恢复通 信的目的。同时,本方案设计相应的路由算法,并在其中融合了拥塞 提出的结构进行仿真验证以及网络性能的模拟。 (2)针对片上网络通讯架构提出一种高速容错路由器设计方案。 片上网络中路由器的故障不仅会导致本地IP核不能正常通信,还会影 响其他数据包的正常传输。同时路由器的传输速度直接影响了片上网 络的通讯延迟和吞吐量等重要性能指标。因此本文提出一种高速容错 路由器设计方案,使用旁路机制可以使得数据包在路由器内部传输时 越过部分路由过程从而实现高速传输,同时还可以通过旁路机制实现 容错,并针对提出的路由器容错方案改进XY路由算法。最后实验表明 本文在添加较少硬件资源开销的情况下,相对与典型路由算法明显提 高了网络的性能。 关键词:NoC;可靠性; 容错; 高速; ResearchoftheFault.Tolerant on componentsNetwork--on--Chip Abstract Thefeaturesizeoftheelectronic inthe tothe componentsshrinking nanometerlevel the21th.So awhole ina during integratingsystemsingle is ofthe on that chippossible.Theemerge System the circuitis tothe integrate transformingintegrate SoCcannot thedemandfor communicationbetweenthe satisfy parallel in multi-coresthe becauseofthesharedbus chip mechanism.Andatthesame buswill the of time,the long

文档评论(0)

1亿VIP精品文档

相关文档